AboutDialog About Qucs О Qucs Version Версия Copyright (C) Copyright (C) GUI programmer, Verilog-A dynamic loader разработчик графического интерфейса, динамический загрузчик Verilog-A project maintainer, simulator interface and GUI design сопровождающий проекта, интерфейс симулятора и дизайн графического интерфейса component models, documentation модели компонентов, документация Xyce integration интеграция Xyce Testing, examples тестирование, примеры Qt6 support, general improvements поддержка Qt6, общие улучшения Digital simulation, general improvements цифровая симуляция, общие улучшения CI setup, build system, MacOS support Настройка CI, система сборки, поддержка MacOS Documentation Документация testing, general bugfixes тестирование, общее исправление ошибок testing, modelling and documentation, tutorial contributor тестирование, моделирование и документация, участник создания учебника testing, modelling, Octave. тестирование, моделирование, Octave. bondwire and rectangular waveguide model implementation реализация модели соединительного проводника и прямоугольного волновода GUI programmer, release разработчик графического интерфейса, выпуск версий filter synthesis (qucs-activefilter), SPICE integration (NGSPICE, Xyce) синтез фильтров (qucs-activefilter), интеграция SPICE (NGSPICE, Xyce) testing, general fixes тестирование, общие исправления refactoring, modularity рефакторинг, модульность RF design tools радиочастотные средства проектирования Schematic rendering engine, refactoring Движок схематической визуализации, рефакторинг CI setup, build system Настройка CI, система сборки Refactoring, general improvements Рефакторинг, общие улучшения founder of the project, GUI programmer основатель проекта, разработчик графического интерфейса Programmer of simulator программист симулятора webpages and translator веб-страницы и переводчик tester and applyer of Stefan's patches, author of documentation тестирование и применение патчей Стефана, автор документации coplanar line and filter synthesis code, documentation contributor тексты программ для копланарных линий и синтеза фильтров, документация some filter synthesis code and attenuator synthesis часть программы синтеза фильтров, а также синтез аттенюаторов GUI programmer, Qt4 porter разработчик графического интерфейса, портирование на Qt4 programmer of the Verilog-AMS interface разработчик интерфейса Verilog-AMS equation solver contributions, exponential sources, author of documentation помощь в решении уравнений, экспоненциальные источники, автор документации temperature model for rectangular waveguide температурная модель для прямоугольного волновода GUI programmer разработчик графического интерфейса German by Немецкий Polish by Польский Romanian by Румынский French by Французский Portuguese by Португальский Spanish by Испанский Japanese by Японский Italian by Итальянский Hebrew by Иврит Swedish by Шведский Turkish by Турецкий Hungarian by Венгерский Russian by Русский Czech by Чешский Catalan by Каталанский Ukrainian by Украинский Arabic by Арабский Kazakh by Казахский Chinese by Китайский Home Page Домашняя страница Documentation start page Стартовая страница документации Bugtracker page Страница системы отслеживания ошибок Forum Форум Qucs-S project team: Команда проекта Qucs-S: Based on Qucs project developed by: Основано на проекте Qucs, разработанном: Components reference manual Справочное руководство по компонентам If you need help on using Qucs, please join the Если вам нужна помощь по использованию Qucs, присоединяйтесь help mailing list список рассылок для помощи qucs-help on SourceForge qucs-help на SourceForge please attach the schematic you are having problems with просьба приложить схему, с которой вы испытываете проблемы IRC general discussion channel общий дискуссионный канал IRC Additional resources Дополнительные ресурсы Authors Авторы Translations Переводчики Support Поддержка License Лицензия &OK &ОК Current Qucs Team: Текущая команда Qucs: Previous Developers Предыдущие разработчики GUI translations : Переводчики графического интерфейса: AbstractSpiceKernel Simulate Моделировать Failed to create dataset file Ошибка создания файла данных Check write permission of the directory Проверьте права на запись в каталог ArrowDialog Edit Arrow Properties Изменение свойств стрелки Head Length: Длина окончания стрелки: Head Width: Ширина окончания стрелки: Line color: Цвет линии: Line Width: Толщина линии: Line style: Стиль линии: solid line сплошная линия dash line штриховая линия dot line пунктирная линия dash dot line штрихпунктирная линия dash dot dot line штрихпунктирная линия с двумя точками Arrow head: Окончание стрелки: two lines две линии filled заполнено OK OK Cancel Отменить AuxFilesDialog Select Выделить Cancel Отменить ChangeDialog Change Component Properties Изменить свойства компонента Components: Компоненты: all components все компоненты resistors резисторы capacitors конденсаторы inductors катушки индуктивности transistors транзисторы Component Names: Наименования компонентов: Property Name: Наименование свойства: New Value: Новое значение: Replace Заменить Cancel Отменить Error Ошибка Regular expression for component name is invalid. Регулярное выражение для имени компонента является недопустимым. Found Components Найденные компоненты Change properties of Изменить свойства these components ? этих компонентов? Yes Да ComponentDialog Edit Component Properties Изменение свойств компонента Equation Editor Редактор формул Put result in dataset Поместить результат в набор данных Sweep Развёртка display in schematic показывать на схеме Simulation: Моделирование: Sweep Parameter: Параметр для развёртки: Type: Тип: linear линейный logarithmic логарифмический list список значений constant константа Values: Значения: Start: Начало: Stop: Конец: Step: Шаг: Number: Количество: Properties Свойства Name: Имя: Name Имя Simulation Моделирование Sweep Parameter Параметр развертки Type Тип Values Значение Start Запустить Stop Остановить Step Шаг Number Номер Populate parameters from SPICE file... Заполнить параметры из файла SPICE... Value Значение Show Показать display показывать Description Описание Edit Изменить Browse Просмотр Add Добавить Remove Удалить Move Up Перейти наверх Move Down Перейти вниз Fill from SPICE .MODEL Использовать данные .MODEL SPICE OK OK Apply Применить Cancel Отменить yes да no нет Select a file Выбрать файл All Files Все файлы Touchstone files Файлы Touchstone CSV files файлы CSV SPICE files файлы SPICE VHDL files Файлы VHDL Verilog files Файлы Verilog Points per decade: Число точек на декаду: CustomSimDialog Edit SPICE code Редактировать код SPICE Component: Компонент: display in schematic показывать на схеме Variables to plot (semicolon separated) Переменные для построения (через точку с запятой) Extra outputs (semicolon separated; raw-SPICE or XYCE-STD format) Дополнительные форматы вывода (через точку с запятой; необработанный формат SPICE или STD XYCE Extra outputs (semicolon separated; raw-SPICE or XYCE-STD or scalars print format) Дополнительные форматы вывода (через точку с запятой; необработанный формат SPICE или STD XYCE или скалярный формат) Apply Применить Cancel Отменить OK OK Find all variables Найти все переменные Find all outputs Найти все форматы вывода SPICE code editor Редактор кода SPICE DiagramDialog Edit Diagram Properties Изменить свойства диаграммы left Axis Левая ось right Axis Правая ось y-Axis Ось Y smith Axis ось диаграммы Смита polar Axis ось полярной диаграммы z-Axis Ось Z Graph Input Данные кривой Plot Vs. График зависимости от Number Notation: Представление чисел: real/imaginary действительная/мнимая часть magnitude/angle (degree) величина/угол (в градусах) magnitude/angle (radian) величина/угол (в радианах) Precision: Точность: Color: Цвет: Style: Стиль: solid line сплошная линия dash line штриховая линия dot line пунктирная линия long dash line линия из длинных штрихов stars звёздочки circles кружки arrows стрелочки Thickness: Толщина: y-Axis: Ось Y: Dataset Набор данных Data from simulator: Данные из симулятора: Name Имя Type Тип Size Размер Graph Кривая New Graph Новая кривая Delete Graph Удалить кривую Data Данные x-Axis Label: Метка оси X: Label: Метка: <b>Label text</b>: Use LaTeX style for special characters, e.g. \tau <b>Текст метки</b>: Специальные символы используются как в LaTeX, например \tau show Grid показывать сетку Grid Color: Цвет сетки: Grid Style: Стиль сетки: dash dot line штрихпунктирная линия dash dot dot line штрихпунктирная линия с двумя точками Number notation: Представление чисел: scientific notation научное представление engineering notation инженерное представление logarithmic X Axis Grid логарифмическая разметка оси X logarithmical X Axis Grid логарифмическая разметка оси X logarithmical логарифмическая Grid Сетка logarithmic логарифмическая hide invisible lines скрыть невидимые линии Rotation around x-Axis: Вращение вокруг оси X: Rotation around y-Axis: Вращение вокруг оси Y: Rotation around z-Axis: Вращение вокруг оси Z: 2D-projection: 2D-проекция: Properties Свойства x-Axis ось X manual вручную start начало step шаг stop конец number количество Limits Границы OK OK Apply Применить Cancel Отменить DigiSettingsDialog Document Settings Настройки документа Digital Simulation Settings Настройки цифрового моделирования Simulation Моделирование Duration of Simulation: Продолжительность моделирования: Precompile Module Предкомпиляция модуля Library Name: Имя библиотеки: Libraries: Библиотеки: Ok Ok Cancel Отменить Error Ошибка DisplayDialog Analogue Аналог VHDL VHDL Verilog Verilog SPICE SPICE Qucs Qucs Close Закрыть ExportDialog Export graphics Экспорт в графический формат Save to file (Graphics format by extension) Сохранить как изображение (формат файла по расширению) Height in pixels Высота в пикселях Scale factor: Масштаб: Image format: Тип изображения: Export Экспортировать Cancel Отменить Width in pixels Ширина в пикселях Browse Просмотр Colour Цветной Monochrome Монохромный Grayscale Оттенки серого Original width to height ratio Сохранить соотношение сторон Original size Сохранить размер Export selected only Экспорт только выделенного Export schematic to raster or vector image Экспортировать схему в растровое или векторное изображение Export Schematic to Image Экспортировать схему в изображение Export diagram to raster or vector image Сохранить диаграмму как изображение ExternSimDialog Simulate Моделировать Stop Остановить Save netlist Сохранить список цепей Exit Выход Simulation console Консоль моделирования Simulate with external simulator Моделировать с помощью внешнего симулятора There were simulation errors. Please check log. Были ошибки моделирования. Пожалуйста, проверьте журнал. There were simulation warnings. Please check log. Были предупреждения при моделировании. Пожалуйста, проверьте журнал. Simulation finished. Now place diagram on schematic to plot the result. Моделировние завершено. Теперь поместите диаграмму на схему, чтобы отобразить результат. Simulation successful. Now place diagram on schematic to plot the result. Моделирование прошло успешно. Теперь поместите диаграмму на схему, чтобы отобразить результат. started... запущено… Simulation started on: Моделирование началось: Failed to start simulator! Не удалось запустить симулятор! Simulator crashed! Сбой симулятора! Simulator error! Ошибка симулятора! Simulate with SPICE Моделирование с помощью SPICE error... ошибка… FillDialog Line Width: Ширина линии: Line Color: Цвет линии: Line Style: Стиль линии: solid line сплошная линия dash line штриховая линия dot line пунктирная линия dash dot line штрихпунктирная линия dash dot dot line штрихпунктирная линия с двумя точками Line Style Стиль линии enable filling с заполнением Fill Color: Цвет заполнения: Fill Style: Стиль заполнения: no filling нет заполнения solid сплошной dense 1 (densest) плотность 1 (наибольшая) dense 2 плотность 2 dense 3 плотность 3 dense 4 плотность 4 dense 5 плотность 5 dense 6 плотность 6 dense 7 (least dense) плотность 7 (наименьшая) horizontal line горизонтальная линия vertical line вертикальная линия crossed lines скрещенные линии hatched backwards заштрихованные вправо hatched forwards заштрихованные влево diagonal crossed диагонально скрещенные Filling Style Стиль заполнения OK OK Cancel Отменить FilterDialog E&xit &Выйти &About Qucs Filter... &О Qucs Filter... About Qt... О Qt... &File &Файл &Help &Справка Specify order Укажите порядок b н c з Cutoff/Center Срез/Центр Hz Гц kHz кГц MHz МГц GHz ГГц Ripple Пульсация dB дБ Angle Угол ° ° Zin Zвх Ohm Ом Zout Zвых Stopband corner Граница полосы задерживания Bandwidth Ширина полосы Attenuation Ослабление dual двойной Stopband is first pole Полоса задерживания - это первый полюс Optimize cauer Оптимизация Кауэра Equal inductors Одинаковые индукторы + rather than T +, а не T Optimize C Оптимизировать C Cmin Cмин Cmax Cмакс noC noC Optimize L Оптимизировать L Lmin Lмин Lmax Lмакс noL noL LC Filters LC Фильтры Microstrip Filters Микрополосковые Фильтры Active Filters Активные Фильтры Exit Выход Calculate Рассчитать About... О... Filter synthesis program Программа синтеза фильтров Copyright (C) 2009 by Copyright (C) 2009 About Qt О Qt GraphicTextDialog Edit Text Properties Изменение свойств текста Use LaTeX style for special characters, e.g. \tau Используйте стиль LaTeX для специальных символов, например \tau Use _{..} and ^{..} for sub- and super-positions. Используйте _{..} и ^{..} для верхнего и нижнего индексов. &OK &OK &Cancel О&тменить Text color: Цвет текста: Text size: Размер текста: Rotation angle: Угол поворота: Error Ошибка The text must not be empty! Текст не должен быть пустым! HelpDialog QucsActiveFilter is a active filter synthesis program. Butterworth, Chebyshev, Inverse Chebyshev, Cauer, Bessel and User defined transfer function are supported.To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediatly, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun! QucsActiveFilter - это программа синтеза активных фильтров. Поддерживаются фильтры Баттерворта, Чебышева, Инверсный Чебышева, Кауэра, Бесселя и определённая пользователем передаточная функция. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи! QucsFilter is a filter synthesis program. To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediately, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun! QucsFilter — это программа синтеза фильтров. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи! Close Закрыть QucsFilter is a filter synthesis program. To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediatly, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun! QucsFilter - это программа синтеза фильтров. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи! A program to compute color codes for resistors and resistance values for color codes. To obtain the color codes, simply enter the resistance and tolerance values and press the "To Colors" button. Alternatively to obtain the resistance, select the appropriate color bands and press the "To Resistance" button. The program computes the closest standard resistor value. You can paste the computed resistor in the schematic (by pressing ctrl+v). Have fun! Программа расчёта кодов цветовой маркировки резисторов и значений сопротивления для цветовых кодов. Для получения цветового кода, просто введите значения сопротивления и допустимого отклонения и нажмите кнопку "В цвет". Для получения значения сопротивления выберите соответствующие цветные полоски и нажмите кнопку "В значение". Программа вычислит ближайшее стандартное значение резистора. Вычисленный резистор можно вставить в схему (нажав ctrl+v). Веселитесь! Help Справка QucsTranscalc is an analysis and synthesis tool for calculating the electrical and physical properties of different kinds of RF and microwave transmission lines. QucsTranscalc - это инструмент для анализа и синтеза электрических и физических свойств различных типов линий передач ВЧ и СВЧ. For each type of transmission line, using dialog boxes, you can enter values for the various parameters, and either calculate its electrical properties, or use the given electrical requirements to synthesize physical parameters of the required transmission line. Для каждого типа линии передач можно с помощью диалоговых средств ввести значения различных параметров и либо вычислить её электрические свойства, либо использовать данные электрические параметры для синтеза физических параметров выбранной линии передачи. Dismiss Отвергнуть QucsActiveFilter is a active filter synthesis program. Butterworth, Chebyshev, Inverse Chebyshev, Cauer, Bessel and User defined transfer function are supported.To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediately, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun! QucsActiveFilter — это программа синтеза активных фильтров. Поддерживаются фильтры Баттерворта, Чебышева, Инверсный Чебышева, Кауэра, Бесселя и определённая пользователем передаточная функция. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи! ID_Dialog Edit Subcircuit Properties Изменение свойств модуля Prefix: Префикс: Parameters Параметры display показывать Name Имя Default По умолчанию Description Описание Type Тип yes да no нет display in schematic показывать на схеме Name: Имя: Default Value: Значение по умолчанию: Description: Описание: Type: Тип: Add Добавить Remove Удалить OK OK Apply Применить Cancel Отменить Error Ошибка Parameter must not be named "File"! Параметр не может иметь имя "File"! Parameter "%1" already in list! Параметр "%1" уже есть в списке! ImportDialog Convert Data File... Преобразовать файл данных... File specification Спецификация файла Input File: Входной файл: Browse Просмотр Output File: Выходной файл: Output Data: Выходные данные: Qucs dataset Набор данных Qucs Touchstone Touchstone CSV CSV Input Format: Формат ввода: SPICE netlist список цепей SPICE VCD dataset набор данных VCD Citi Citi ZVR ZVR MDL MDL Output Format: Формат вывода: Qucs library Библиотека Qucs Qucs netlist Схема Qucs Matlab Matlab Library Name: Имя библиотеки: Messages Сообщения Convert Преобразовать Abort Прервать Close Закрыть All known Все известные Touchstone files Файлы Touchstone CSV files Файлы CSV CITI files Файлы CITI ZVR ASCII files Файлы ZVR ASCII IC-CAP model files Файлы моделей IC-CAP VCD files Файлы VCD Qucs dataset files Файлы с набором данных Qucs SPICE files Файлы SPICE Any file Любой файл Error Ошибка Cannot open file: Не удаётся открыть файл: Enter a Data File Name Введите имя файла данных Qucsator netlist Схема Qucsator Info Информация Output file already exists! Выходной файл уже существует! Overwrite it? Заменить его? &Yes &Да &No &Нет ERROR: Unknown file format! Please check file name extension! ОШИБКА: Неизвестный формат файла! Проверьте расширение имени файла! Running command line: Запуск командной строки: ERROR: Cannot start converter! ОШИБКА: Не удаётся запустить конвертер! Successfully converted file! Файл преобразован успешно! Converter ended with errors! Преобразователь завершил работу с ошибками! LabelDialog Insert Nodename Вставить название узла Enter the label: Введите метку: Initial node voltage: Начальное напряжение узла: Less... Меньше... Ok Ok Cancel Отменить More... Больше... SPICE checker Проверка SPICE Node name "%1" is Nutmeg reserved keyword! Please select another node name! Node name will not be changed. Название узла "%1" является зарезервированным ключевым словом Nutmeg! Выберите другое название узла! Название узла не будет изменено. LibraryDialog Create Library Создать библиотеку Library Name: Имя библиотеки: Choose subcircuits: Выбор подсхем: Add subcircuit description Добавить описание подсхемы Analog models only Аналоговое моделирование только Select All Выделить все Deselect All Отменить выделение всего Cancel Отменить Next >> Далее >> Enter description for: Введите описание для: Description: Описание: Previous Предыдущий Create Создать Message: Сообщение: Close Закрыть No projects! Нет проектов! Error Ошибка Please insert a library name! Введите имя библиотеки! Please choose at least one subcircuit! Выберите хотя бы одну подсхему! Warning Предупреждение Cannot create user library directory ! Не удаётся создать каталог для библиотек пользователя! A library with this name already exists! Rewrite? Библиотека с этим именем уже существует! A system library with this name already exists! Системная библиотека с этим именем уже существует! A library with this name already exists! Библиотека с этим именем уже существует! Next... Далее... Saving library... Сохранение библиотеки... Error: Cannot create library! Ошибка: Не удаётся создать библиотеку! Loading subcircuit "%1". Загрузка подсхемы "%1". Error: Cannot load subcircuit "%1". Ошибка: Не удаётся загрузить подсхему "%1". Creating Qucs netlist. Создание списка цепей Qucs. Error: Cannot create netlist for "%1". ОШИБКА: Невозможно создать список цепей для "%1". Creating SPICE netlist. Создание списка цепей SPICE. Creating Verilog netlist. Создание списка цепей Verilog. Creating VHDL netlist. Создание списка цепей VHDL. Error creating library. Ошибка создания библиотеки. Successfully created library. Библиотека создана успешно. Manage User Libraries Управление пользовательскими библиотеками Choose library: Выберите библиотеку: New Name: Новое имя: Delete Удалить Rename Переименовать Please insert a new library name! Пожалуйста, введите новое имя библиотеки! Please choose a library! Пожалуйста, выберите библиотеку! Cannot rename library subdirectory! Не удаётся переименовать подкаталог библиотеки! Cannot open library! Не удаётся открыть библиотеку! No permission to modify library! Нет прав на изменение библиотеки! Writing new library not successful! Новую библиотеку не удалось записать! Cannot delete old library. Не удаётся удалить старую библиотеку. Library file is corrupt! Файл библиотеки повреждён! No permission to delete library "%1". Нет прав на удаление библиотеки "%1". No permission to delete library subdirectory "%1". Нет прав на удаление подкаталога "%1" библиотеки. LoadDialog Load Verilog-A symbols Загрузить обозначения Verilog-A Choose Verilog-A symbol files: Выберите файлы обозначений Verilog-A: Select All Выделить все Deselect All Отменить выделение всего Cancel Отменить Ok OK Change Icon Изменить значок auto-load selected автозагрузка выбрана Load the selected symbols when opening the project. Загрузить выбранные обозначения при открытии проекта. Info Информация Icon not found: %1.png Значок не найден: %1.png Open File Открыть файл Icon image (*.png) Изображение значка (*.png) Error Ошибка File not found: %1 Файл не найден: %1 MarkerDialog Edit Marker Properties Изменение свойств маркера Precision: Точность: real/imaginary действительная/мнимая часть magnitude/angle (degree) величина/фаза (в градусах) magnitude/angle (radian) величина/фаза (в радианах) Number Notation: Представление чисел: X-axis position: Положение оси X: Off Отключен Square Квадрат Triangle Треугольник Marker Indicator Индикатор маркера Z0: Z0: transparent прозрачный OK OK Cancel Отменить MatchDialog Create Matching Circuit Создание согласованной цепи calculate two-port matching расчёт согласованного четырёхполюсника Reference Impedance Опорное полное сопротивление Port 1 Порт 1 ohms Ом Port 2 Порт 2 S Parameter S-параметр Input format Формат ввода real/imag действительная/мнимая часть Implementation Реализация Microstrip Substrate Подложка микрополосковой линии Relative Permitivity Относительная диэлектрическая проницаемость Substrate height Высота подложки Metal thickness Толщина металла Minimum width Минимальная ширина Maximum width Максимальная ширина tanD тангенс Resistivity Удельное электрическое сопротивление Method Метод L-section L-секция Single stub Одиношлейфовый Double stub Двухшлейфовый Multistage Многоступенчатый Open stub Открытый шлейф Short circuit stub Короткозамкнутый шлейф Number of sections Количество разделов Weighting Взвешивание Binomial Биномиальное Chebyshev Чебышев Maximum ripple Максимальная пульсация Use balanced stubs Использовать сбалансированные шлейфы Calculate two-port matching Расчёт согласованного четырёхполюсника Add S-Parameter simulation Добавить моделирование S-параметров Synthesize microstrip lines Синтезировать микрополосковые линии Real/Imag Действительная/мнимая часть mag/deg величина/угол S11 S11 S21 S21 S12 S12 S22 S22 Frequency: Частота: Create Создать Cancel Отменить Reflexion Coefficient Коэффициент отражения Impedance (Ohms) Полное сопротивление (Ом) The device is not unconditionally stable: K = %1 |%2| = %3 It is not possible to synthesize a matching network. Consider adding resistive losses and/or feedback to reach unconditional stability (K > 1 and |%2| < 1) Устройство не является безусловно устойчивым: K = %1 |%2| = %3 Невозможно синтезировать соответствующую сеть. Рассмотрите возможность добавления резистивных потерь и/или обратной связи для достижения безусловной устойчивости (K > 1 и |%2| < 1) It is not possible to match this load using the double stub method Невозможно согласовать эту нагрузку с помощью двухшлейфового метода Impedance (ohms) Полное сопротивление (Ом) Error Ошибка Real part of impedance must be greater zero, but is %1 ! Действительная часть полного сопротивления должна быть больше нуля, а равна %1 ! MessageDock admsXml admsXml Compiler Компилятор admsXml Dock Окно admsXml MyWidget E&xit &Выйти &File &Файл Help... Помощь... &About ResistorCodes... О программе "Коды резисторов" &About Qt... &О Qt... &Help &Справка About... О... Resistor color code computation program Программа расчёта цветовой маркировки резисторов Copyright (c) 2012 by Copyright (c) 2012 About Qt О Qt NewProjDialog Create new project Создание нового проекта Project name: Имя проекта: open new project открыть новый проект Create Создать Cancel Отменить Ngspice Problem with SaveNetlist Проблема с SaveNetlist OctaveWindow ERROR: Cannot start Octave! ОШИБКА: Невозможно запустить Octave ERROR: Failed to execute "%1" ОШИБКА: не удалось выполнить "%1" OptimizeDialog Edit Optimization Properties Изменение свойств оптимизации Name: Имя: Simulation: Моделирование: General Общее Method: Метод: Maximum number of iterations: Максимальное число итераций: Output refresh cycle: Цикл обновления выхода: Number of parents: Число источников (родителей): Constant F: Постоянная F: Crossing over factor: Фактор пересечения: Pseudo random number seed: Начальное число для генератора псевдослучайных чисел: Minimum cost variance: Минимальный разброс стоимости: Cost objectives: Стоимостные цели: Cost constraints: Стоимостные ограничения: Algorithm Алгоритм Name Имя active активно initial начальное min мин max макс Type Тип initial: начальное: min: мин: max: макс: linear double линейное вещественное logarithmic double логарифмическое вещественное linear integer линейное целое logarithmic integer логарифмическое целое E3 series Ряд E3 E6 series Ряд E6 E12 series Ряд E12 E24 series Ряд E24 E48 series Ряд E48 E96 series Ряд E96 E192 series Ряд E192 Add Добавить Delete Удалить Type: Тип: Copy current values to equation Копировать текущие значения в уравнение Variables Переменные Value Значение Value: Значение: minimize минимум maximize максимум less меньше greater больше equal равно monitor следить Goals Цели OK OK Apply Применить Cancel Отменить yes да no нет Error Ошибка Every text field must be non-empty! Все текстовые поля не должны быть пустыми! Variable "%1" aleardy in list! Переменная "%1" уже есть в списке! Goal "%1" already in list! Цель "%1" уже есть в списке! Set precision Установить точность Precision: Точность: OptionsDialog Options Параметры печати Units Единицы Frequency Частота Length Длина Resistance Сопротивление Angle Угол Save as Default Сохранить как дефолтное Dismiss Отвергнуть PackageDialog Create Project Package Создать пакет проекта Package: Пакет: Browse Просмотр include user libraries включить библиотеки пользователя Choose projects: Выбор проектов: Create Создать Cancel Отменить No projects! Нет проектов! Extract Project Package Распаковать пакет проекта Close Закрыть Qucs Packages Пакеты Qucs Any File Любой файл Enter a Package File Name Введите имя файла пакета Error Ошибка Cannot open "%1"! Не удаётся открыть "%1"! Please insert a package name! Введите имя пакета! Please choose at least one project! Выберите хотя бы один проект! Info Информация Output file already exists! Выходной файл уже существует! Overwrite it? Заменить его? &Yes &Да &No &Нет Cannot create package! Не удаётся создать пакет! Successfully created Qucs package! Пакет Qucs создан успешно! ERROR: Cannot open package! ОШИБКА: Не удаётся открыть пакет! ERROR: File contains wrong header! ОШИБКА: Файл содержит неправильный заголовок! ERROR: Wrong version number! ОШИБКА: Неправильный номер версии! ERROR: Checksum mismatch! ОШИБКА: Несовпадение контрольной суммы! Leave directory "%1" Выйти из каталога "%1" ERROR: Package is corrupt! ОШИБКА: Пакет повреждён! Successfully extracted package! Пакет распакован успешно! ERROR: Project directory "%1" already exists! ОШИБКА: Каталог "%1" проекта уже существует! ERROR: Cannot create directory "%1"! ОШИБКА: Не удаётся создать каталог "%1"! Create and enter directory "%1" Создать и войти в каталог "%1" ERROR: Cannot create file "%1"! ОШИБКА: Не удаётся создать файл "%1"! Create file "%1" Создать файл "%1" ERROR: User library "%1" already exists! ОШИБКА: Библиотека "%1" пользователя уже существует! ERROR: Cannot create library "%1"! ОШИБКА: Не удаётся создать библиотеку "%1"! Create library "%1" Создать библиотеку "%1" ProjectView Content of %1 Содержимое %1 Note Примечание Datasets Наборы данных Data Displays Окна просмотра данных Verilog Verilog Verilog-A Verilog-A VHDL VHDL Octave Octave Schematics Схемы Symbols Символы SPICE SPICE XSPICE XSPICE Others Другие -port -портовый QObject ac simulation моделирование на переменном токе AC sensitivity simulation Симуляция динамической чувствительности Output variable Выходная переменная sweep type тип развёртки start frequency in Hertz начальная частота в герцах stop frequency in Hertz конечная частота в герцах number of simulation steps количество шагов моделирования calculate noise voltages расчёт шумовых напряжений ac voltage source with amplitude modulator источник переменного напряжения с амплитудным модулятором AM АМ peak voltage in Volts пиковое напряжение в вольтах frequency in Hertz частота в герцах initial phase in degrees начальная фаза в градусах offset voltage (SPICE only) напряжение смещения (только SPICE) delay time (SPICE only) время задержки (только SPICE) modulation level уровень модуляции AM modulated Source Источник с АМ-модуляцией ideal ac current source идеальный источник переменного тока peak current in Ampere пиковая величина тока в амперах offset current (SPICE only) ток смещения (только SPICE) damping factor (transient simulation only) коэффициент затухания (только для переходного моделирования) ac Current Source источник переменного тока ideal dc current source идеальный источник постоянного тока current in Ampere ток в амперах dc Current Source источник постоянного тока noise current source шумовой источник тока current power spectral density in A^2/Hz спектральная плотность мощности шумового тока в А²/Гц frequency exponent показатель степени частоты frequency coefficient коэффициент частоты additive frequency term аддитивный член частоты Noise Current Source Источник шумового тока ideal amplifier идеальный усилитель voltage gain усиление напряжения reference impedance of input port опорное полное сопротивление входного порта reference impedance of output port опорное полное сопротивление выходного порта noise figure фактор шума Amplifier Усилитель 4x2 andor verilog device verilog-модель 4x2 и-или transfer function high scaling factor крупномасштабный коэффициент передаточной функции output delay задержка на выходе s с 4x2 AndOr 4x2 И-Или 4x3 andor verilog device verilog-модель 4x3 и-или 4x3 AndOr 4x3 И-Или 4x4 andor verilog device verilog-модель 4x4 и-или 4x4 AndOr 4x4 И-Или attenuator ослабляющий член power attenuation ослабление мощности reference impedance опорное полное сопротивление simulation temperature in degree Celsius температура моделирования в °C Attenuator Аттенюатор bias t смещение T for transient simulation: inductance in Henry для моделирования переходных процессов: индуктивность в генри for transient simulation: capacitance in Farad для моделирования переходных процессов: ёмкость в фарадах Bias T Смещение T 4bit binary to Gray converter verilog device verilog-модель преобразователя 4-разрядного двоичного кода в код Грея transfer function scaling factor масштабный коэффициент передаточной функции 4Bit Bin2Gray 4-разрядный Bin2Gray bipolar junction transistor биполярный транзистор npn transistor npn транзистор pnp transistor pnp транзистор polarity полярность saturation current ток насыщения forward emission coefficient коэффициент прямой эмиссии reverse emission coefficient коэффициент обратной эмиссии high current corner for forward beta порог большого тока для коэффициента прямой передачи тока high current corner for reverse beta порог большого тока для коэффициента обратной передачи тока forward early voltage прямое напряжение Эрли reverse early voltage обратное напряжение Эрли base-emitter leakage saturation current базо-эмиттерный ток утечки в режиме насыщения base-emitter leakage emission coefficient коэффициент эмиссии для базо-эмиттерного тока утечки base-collector leakage saturation current базо-коллекторный ток утечки в режиме насыщения base-collector leakage emission coefficient коэффициент эмиссии для базо-коллекторного тока утечки forward beta прямой коэффициент передачи тока reverse beta обратный коэффициент передачи тока minimum base resistance for high currents минимальное сопротивление базы для больших токов current for base resistance midpoint ток базы для среднего значения сопротивления базы collector ohmic resistance активное сопротивление коллектора emitter ohmic resistance активное сопротивление эмиттера zero-bias base resistance (may be high-current dependent) сопротивление базы при нулевом смещении (может зависеть от большого тока) base-emitter zero-bias depletion capacitance ёмкость база-эмиттер при нулевом смещении base-emitter junction built-in potential контактная разность потенциалов базо-эмиттерного перехода base-emitter junction exponential factor множитель экспоненты базо-эмиттерного перехода base-collector zero-bias depletion capacitance ёмкость коллекторного перехода при нулевом смещении base-collector junction built-in potential контактная разность потенциалов коллекторного перехода base-collector junction exponential factor множитель экспоненты базо-коллекторного перехода fraction of Cjc that goes to internal base pin доля Cjc, приходящаяся на внутренний вывод базы zero-bias collector-substrate capacitance ёмкость коллектор-подложка при нулевом смещении substrate junction built-in potential контактная разность потенциалов подложки substrate junction exponential factor множитель экспоненты контакта подложки с коллектором forward-bias depletion capacitance coefficient коэффициент аппроксимации барьерной ёмкости при прямом смещении ideal forward transit time идеальное время переноса заряда в прямом включении coefficient of bias-dependence for Tf коэффициент зависимости от смещения для Tf voltage dependence of Tf on base-collector voltage коэффициент зависимости Tf от напряжения база-коллектор high-current effect on Tf токовая зависимость Tf при больших токах ideal reverse transit time идеальное время переноса заряда при инверсном включении flicker noise coefficient коэффициент 1/f-шума flicker noise exponent показатель степени 1/f-шума flicker noise frequency exponent частотная зависимость 1/f-шума burst noise coefficient коэффициент дробового шума burst noise exponent показатель степени дробового шума burst noise corner frequency in Hertz граничная частота дробового шума в герцах excess phase in degrees сдвиг фазы в градусах temperature exponent for forward- and reverse beta температурный показатель для коэффициента передачи в прямом и обратном включении saturation current temperature exponent температурный показатель тока насыщения energy bandgap in eV ширина запрещённой зоны в eV temperature at which parameters were extracted температура, при которой получены параметры модели default area for bipolar transistor площадь по умолчанию для биполярного транзистора bipolar junction transistor with substrate биполярный транзистор с подложкой bond wire соединительный проводник length of the wire длина проводника diameter of the wire диаметр проводника height above ground plane высота над земляной плоскостью specific resistance of the metal удельное сопротивление металла relative permeability of the metal относительная проницаемость металла bond wire model модель соединительного проводника substrate подложка Bond Wire Соединительный проводник simulation temperature температура моделирования capacitor конденсатор capacitance in Farad ёмкость в фарадах initial voltage for transient simulation начальное напряжение для моделирования переходных процессов schematic symbol схемное обозначение Capacitor Конденсатор current controlled current source источник тока, управляемый током forward transfer factor коэффициент прямой передачи delay time (Qucsator only) время задержки (только Qucsator) delay time время задержки Current Controlled Current Source Источник тока, управляемый током current controlled voltage source источник напряжения, управляемый током Current Controlled Voltage Source Источник напряжения, управляемый током circulator циркулятор reference impedance of port 1 опорное полное сопротивление порта 1 reference impedance of port 2 опорное полное сопротивление порта 2 reference impedance of port 3 опорное полное сопротивление порта 3 Circulator Циркулятор coaxial transmission line коаксиальная линия передачи relative permittivity of dielectric относительная проницаемость диэлектрика specific resistance of conductor удельное сопротивление проводника relative permeability of conductor относительная проницаемость проводника inner diameter of shield внутренний диаметр экрана diameter of inner conductor диаметр внутреннего проводника mechanical length of the line механическая длина линии loss tangent тангенс угла диэлектрических потерь Coaxial Line Коаксиальная линия 1bit comparator verilog device verilog-модель 1-битного компаратора 1Bit Comparator 1-битный компаратор 2bit comparator verilog device verilog-модель 2-битного компаратора 2Bit Comparator 2-битный компаратор 4bit comparator verilog device verilog-модель 4-битного компаратора 4Bit Comparator 4-битный компаратор number of input ports число входов voltage of high level напряжение высокого уровня Error Ошибка Format Error: Wrong line start! Ошибка формата: Неправильное начало строки! Format Error: Unknown component! %1 Do you want to load schematic anyway? Unknown components will be replaced by dummy subcircuit placeholders. Ошибка форматирования: Неизвестный компонент! %1 Всё равно загрузить схему? Неизвестные компоненты будут заменены на заглушки-подсхемы. Format Error: Unknown component! %1 Do you make use of loadable components? Ошибка формата: Неизвестный компонент! %1 Вы пытаетесь использовать загружаемые компоненты? Format Error: Wrong 'component' line format! Ошибка формата: Неправильный формат строки у 'component'! coplanar line копланарная линия name of substrate definition название подложки width of the line ширина линии width of a gap ширина зазора length of the line длина линии material at the backside of the substrate материал на задней стороне подложки use approximation instead of precise equation использовать приближение вместо точного уравнения Coplanar Line Копланарная линия ideal coupler идеальное устройство связи coupling factor коэффициент связи phase shift of coupling path in degree фазовый сдвиг связного пути в градусах Coupler Устройство связи coplanar gap разрыв копланарной линии width of gap between the two lines ширина промежутка между двумя линиями Coplanar Gap Разрыв копланарной линии coplanar open разомкнутая копланарная линия width of gap at end of line ширина разрыва на конце линии Coplanar Open Разомкнутая копланарная линия coplanar short замкнутая копланарная линия Coplanar Short Замкнутая копланарная линия coplanar step скачок ширины копланарной линии width of line 1 ширина линии 1 width of line 2 ширина линии 2 distance between ground planes расстояние между земляными плоскостями Coplanar Step Скачок ширины копланарной линии coupled transmission lines связанные линии передачи characteristic impedance of even mode характеристическое полное сопротивление чётного режима characteristic impedance of odd mode характеристическое полное сопротивление нечётного режима electrical length of the line электрическая длина линии relative dielectric constant of even mode диэлектрическая постоянная изолятора чётного режима relative dielectric constant of odd mode диэлектрическая постоянная изолятора нечётного режима attenuation factor per length of even mode коэффициент ослабления на единицу длины чётного режима attenuation factor per length of odd mode коэффициент ослабления на единицу длины нечётного режима Coupled Transmission Line Связанная линия передачи D flip flop with asynchron reset D-триггер с асинхронным сбросом D flip flop with asynchronous reset D-триггер с асинхронным сбросом D-FlipFlop D-триггер dc simulation моделирование на постоянном токе relative tolerance for convergence относительный допуск для конвергенции absolute tolerance for currents абсолютный допуск для токов absolute tolerance for voltages абсолютный допуск для напряжений put operating points into dataset поместить рабочие точки в набор данных maximum number of iterations until error максимальное число итераций до возникновения ошибки save subcircuit nodes into dataset сохранение результатов моделирования и рабочих точек в наборе данных preferred convergence algorithm предпочтительный алгоритм сходимости method for solving the circuit matrix метод решения матрицы схемы dc block развязка от постоянного тока dc Block развязка от постоянного тока dc feed подача постоянного тока dc Feed подача постоянного тока D flip flop with set and reset verilog device verilog-модель D-триггера с установкой и сбросом cross coupled gate transfer function high scaling factor верхний масштабный коэффициент передаточной функции затвора с перекрёстными связями cross coupled gate transfer function low scaling factor нижний масштабный коэффициент передаточной функции затвора с перекрёстными связями cross coupled gate delay задержка затвора с перекрёстными связями D-FlipFlop w/ SR D-триггер с SR diac (bidirectional trigger diode) диак (симметричный диодный тиристор) (bidirectional) breakover voltage (симметричное) напряжение включения (bidirectional) breakover current (симметричный) ток включения parasitic capacitance паразитная ёмкость emission coefficient коэффициент эмиссии intrinsic junction resistance собственное сопротивление перехода Diac Диак digital simulation цифровое моделирование type of simulation тип моделирования duration of TimeList simulation продолжительность моделирования по списку моментов времени netlist format формат схемы digital source цифровой источник number of the port номер порта initial output value начальное выходное значение list of times for changing output value моменты времени для изменения выходного значения diode диод zero-bias junction capacitance ёмкость перехода при нулевом смещении grading coefficient коэффициент неидеальности junction potential потенциал перехода linear capacitance линейная ёмкость recombination current parameter рекомбинационный ток emission coefficient for Isr коэффициент идеальности диода для Isr ohmic series resistance омическое последовательное сопротивление transit time время переноса заряда high-injection knee current (0=infinity) Граничный ток при большом уровне инжекции (0=бесконечность) reverse breakdown voltage обратное напряжение пробоя current at reverse breakdown voltage ток при обратном напряжении пробоя Bv linear temperature coefficient линейный температурный коэффициент Bv Rs linear temperature coefficient линейный температурный коэффициент Rs Tt linear temperature coefficient линейный температурный коэффициент Tt Tt quadratic temperature coefficient квадратный температурный коэффициент Tt M linear temperature coefficient линейный температурный коэффициент M M quadratic temperature coefficient квадратный температурный коэффициент M default area for diode площадь по умолчанию для диода Diode Диод data voltage level shifter (digital to analogue) verilog device verilog-модель схемы сдвига уровня (цифрового в аналоговый) voltage level уровень напряжения time delay временная задержка D2A Level Shifter Схема сдвига уровня Ц-А data voltage level shifter (analogue to digital) verilog device verilog-модель схемы сдвига уровня (аналогового в цифровой) V В A2D Level Shifter Схема сдвига уровня А-Ц 2to4 demultiplexer verilog device verilog-модель демультиплексора 2на4 2to4 Demux Демультиплексор 2на4 3to8 demultiplexer verilog device verilog-модель демультиплексора 3на8 3to8 Demux Демультиплексор 3на8 4to16 demultiplexer verilog device verilog-модель демультиплексора 4на16 4to16 Demux Демультиплексор 4на16 externally controlled voltage source управляемый внешне источник напряжения voltage in Volts напряжение в вольтах Externally Controlled Voltage Source Управляемый внешне источник напряжения EPFL-EKV MOS 2.6 verilog device verilog-модель EPFL-EKV МОП 2.6 long = 1, short = 2 длинный = 1, короткий = 2 length parameter Длина m м Width parameter Ширина parallel multiple device number число параллельных моделей series multiple device number число последовательных моделей gate oxide capacitance per unit area ёмкость затвор-окисел на единицу площади F/m**2 Ф/м**2 metallurgical junction depth глубина технологического перехода channel width correction коррекция ширины канала channel length correction коррекция длины канала long channel threshold voltage пороговое напряжение длинного канала body effect parameter параметр влияния подложки V**(1/2) В**(1/2) bulk Fermi potential объёмный потенциал Ферми transconductance parameter передаточная проводимость A/V**2 А/В**2 mobility reduction coefficient коэффициент снижения подвижности 1/V 1/В mobility coefficient коэффициент подвижности V/m В/м longitudinal critical field продольное критическое поле depletion length coefficient коэффициент длины обеднения narrow-channel effect coefficient коэффициент влияния узкого канала reverse short channel charge density обратная плотность заряда короткого канала A*s/m**2 А*с/м**2 characteristic length характеристическая длина threshold voltage temperature coefficient температурный коэффициент порогового напряжения V/K В/К mobility temperature coefficient температурный коэффициент подвижности Longitudinal critical field temperature exponent Температурный показатель продольного критического поля Ibb temperature coefficient температурный коэффициент Ibb HICUM Level 2 v2.22 verilog device verilog-модель HICUM Level 2 v2.22 GICCR constant Константа GICCR A^2s A^2s Zero-bias hole charge Заряд дырок при нулевом смещении Coul Кл High-current correction for 2D and 3D effects Коррекция высокого тока для 2D- и 3D-эффектов Emitter minority charge weighting factor in HBTs Весовой коэффициент неосновных носителей заряда эмиттера в HBT Collector minority charge weighting factor in HBTs Весовой коэффициент неосновных носителей заряда коллектора в HBT B-E depletion charge weighting factor in HBTs Весовой коэффициент истощения заряда B-E в HBT B-C depletion charge weighting factor in HBTs Весовой коэффициент истощения заряда B-C в HBT Internal B-E saturation current Внутренний ток насыщения B-E Internal B-E current ideality factor Коэффициент идеальности внутреннего тока B-E Internal B-E recombination saturation current Внутренний ток насыщения рекомбинации B-E Internal B-E recombination current ideality factor Коэффициент идеальности внутреннего тока рекомбинации B-E Peripheral B-E saturation current Периферийный ток насыщения B-E Peripheral B-E current ideality factor Коэффициент идеальности периферийного тока B-E Peripheral B-E recombination saturation current Периферийный ток насыщения рекомбинации B-E Peripheral B-E recombination current ideality factor Коэффициент идеальности периферийного тока рекомбинации B-E Non-ideality factor for III-V HBTs Коэффициент неидеальности для III-V HBT Base current recombination time constant at B-C barrier for high forward injection Константа времени рекомбинации базового тока на барьере B-C при большом уровне прямой инжекции Internal B-C saturation current Внутренний ток насыщения B-C Internal B-C current ideality factor Коэффициент идеальности внутреннего тока B-C External B-C saturation current Внешний ток насыщения B-C External B-C current ideality factor Коэффициент идеальности внешнего тока B-C B-E tunneling saturation current Ток насыщения туннелирования B-E Exponent factor for tunneling current Коэффициент экспоненты для туннельного тока Specifies the base node connection for the tunneling current Указывает соединение базового узла для туннелирующего тока Avalanche current factor Коэффициент лавинного тока Exponent factor for avalanche current Коэффициент экспоненты для лавинного тока Relative TC for FAVL Относительная теплопроводность компонентов FAVL 1/K 1/К Relative TC for QAVL Относительная теплопроводность компонентов QAVL Zero bias internal base resistance Внутреннее сопротивление базы при нулевом смещении External base series resistance Внешнее последовательное сопротивление базы Factor for geometry dependence of emitter current crowding Коэффициент для геометрической зависимости от сжатия тока эмиттера Correction factor for modulation by B-E and B-C space charge layer Коэффициент коррекции для модуляции по слою пространственного заряда B-E и B-C Ratio of HF shunt to total internal capacitance (lateral NQS effect) Отношение шунтирующей на ВЧ к полной внутренней ёмкости (побочный неквазистатический эффект) Ration of internal to total minority charge Отношение внутреннего к полному неосновному заряду Emitter series resistance Последовательное сопротивление эмиттера External collector series resistance Внешнее последовательное сопротивление коллектора Substrate transistor transfer saturation current Ток насыщения переноса заряда транзистора на подложке Forward ideality factor of substrate transfer current Прямой коэффициент идеальности тока переноса заряда подложки C-S diode saturation current Ток насыщения диода C-S Ideality factor of C-S diode current Коэффициент идеальности тока диода C-S Transit time for forward operation of substrate transistor Время переноса заряда для прямой операции транзистора с подложкой Substrate series resistance Последовательное сопротивление подложки Substrate shunt capacitance Шунтирующая ёмкость подложки Internal B-E zero-bias depletion capacitance Внутренняя барьерная ёмкость B-E при нулевом смещении Internal B-E built-in potential Внутренняя контактная разность потенциалов B-E Internal B-E grading coefficient Коэффициент неидеальности внутреннего B-E Ratio of maximum to zero-bias value of internal B-E capacitance Отношение максимального значения к значению нулевого смещения внутренней ёмкости B-E Peripheral B-E zero-bias depletion capacitance Периферийная ёмкость B-E при нулевом смещении Peripheral B-E built-in potential Периферийная контактная разность потенциалов B-E Peripheral B-E grading coefficient Коэффициент неидеальности периферийного B-E Ratio of maximum to zero-bias value of peripheral B-E capacitance Отношение максимального значения к значению нулевого смещения периферийной ёмкости B-E Internal B-C zero-bias depletion capacitance Внутренняя барьерная ёмкость B-C при нулевом смещении Internal B-C built-in potential Внутренняя контактная разность потенциалов B-C Internal B-C grading coefficient Коэффициент неидеальности внутреннего B-C Internal B-C punch-through voltage Внутреннее пробивное напряжение B-C External B-C zero-bias depletion capacitance Внешняя барьерная ёмкость B-C при нулевом смещении External B-C built-in potential Внешняя контактная разность потенциалов B-C External B-C grading coefficient Коэффициент неидеальности внешнего B-E External B-C punch-through voltage Внешнее пробивное напряжение B-C Partitioning factor of parasitic B-C cap Коэффициент распределения паразитной ёмкости B-C Partitioning factor of parasitic B-E cap Коэффициент распределения паразитной ёмкости B-E C-S zero-bias depletion capacitance Барьерная ёмкость C-S при нулевом смещении C-S built-in potential Контактная разность потенциалов C-S C-S grading coefficient Коэффициент неидеальности C-S C-S punch-through voltage Пробивное напряжение C-S Low current forward transit time at VBC=0V Время переноса заряда в прямом включении слабого тока при VBC=0V Time constant for base and B-C space charge layer width modulation Константа времени для модуляции по слою пространственного заряда базы и B-C Time constant for modelling carrier jam at low VCE Константа времени для моделирования затора несущей при низком VCE Neutral emitter storage time Время хранения нейтрального эмиттера Exponent factor for current dependence of neutral emitter storage time Коэффициент экспоненты для токовой зависимости от времени хранения нейтрального эмиттера Saturation time constant at high current densities Константа времени насыщения на высоких плотностях тока Smoothing factor for current dependence of base and collector transit time Коэффициент сглаживания для токовой зависимости от времени перехода база-коллектор Partitioning factor for base and collector portion Коэффициент распределения для участка база-коллектор Internal collector resistance at low electric field Внутреннее сопротивление коллектора при малой силе электрического поля Voltage separating ohmic and saturation velocity regime Напряжение, разделяющее омический и насыщения скоростные режимы Internal C-E saturation voltage Внутреннее напряжение насыщения C-E Collector punch-through voltage Пробивное напряжение коллектора Storage time for inverse operation Время хранения для обратной операции Total parasitic B-E capacitance Общая паразитная ёмкость B-E Total parasitic B-C capacitance Общая паразитная ёмкость B-C Factor for additional delay time of minority charge Коэффициент для дополнительного времени задержки неосновных носителей заряда Factor for additional delay time of transfer current Коэффициент для дополнительного времени задержки тока переноса Flag for turning on and off of vertical NQS effect Флаг для включения и отключения вертикального неквазистатического эффекта Flicker noise coefficient Коэффициент 1/f-шума Flicker noise exponent factor Коэффициент экспоненты 1/f-шума Flag for determining where to tag the flicker noise source Флаг для определения места отметки источника 1/f-шума Scaling factor for collector minority charge in direction of emitter width Масштабный коэффициент для неосновных носителей заряда коллектора в направлении ширины эмиттера Scaling factor for collector minority charge in direction of emitter length Масштабный коэффициент для неосновных носителей заряда коллектора в направлении длины эмиттера Bandgap voltage extrapolated to 0 K Напряжение ширины запрещённой зоны, экстраполированное к 0 K First order relative TC of parameter T0 Относительная теплопроводность компонентов первого порядка параметра T0 Second order relative TC of parameter T0 Относительная теплопроводность компонентов второго порядка параметра T0 Temperature exponent for RCI0 Температурный показатель для RCI0 Relative TC of saturation drift velocity Относительная теплопроводность компонентов дрейфовой скорости насыщения Relative TC of VCES Относительная теплопроводность компонентов VCES Temperature exponent of internal base resistance Температурный показатель внутреннего сопротивления базы Temperature exponent of external base resistance Температурный показатель внешнего сопротивления базы Temperature exponent of external collector resistance Температурный показатель внешнего сопротивления коллектора Temperature exponent of emitter resistance Температурный показатель сопротивления эмиттера Temperature exponent of mobility in substrate transistor transit time Температурный показатель подвижности во времени переноса заряда транзистора с подложкой Effective emitter bandgap voltage Эффективное напряжение ширины запрещённой зоны эмиттера Effective collector bandgap voltage Эффективное напряжение ширины запрещённой зоны коллектора Effective substrate bandgap voltage Эффективное напряжение ширины запрещённой зоны подложки Coefficient K1 in T-dependent band-gap equation Коэффициент K1 в T-зависимом уравнении ширины запрещённой зоны Coefficient K2 in T-dependent band-gap equation Коэффициент K2 в T-зависимом уравнении ширины запрещённой зоны Exponent coefficient in transfer current temperature dependence Коэффициент показателя в зависимости температуры тока переноса Exponent coefficient in B-E junction current temperature dependence Коэффициент показателя в зависимости температуры тока перехода B-E Relative TC of forward current gain for V2.1 model Относительная теплопроводность усиления прямого тока для модели V2.1 Flag for turning on and off self-heating effect Флаг для включения и отключения эффекта самонагрева Thermal resistance Тепловое сопротивление K/W K/W Thermal capacitance Тепловая ёмкость J/W J/W Flag for compatibility with v2.1 model (0=v2.1) Флаг для совместимости с моделью v2.1 (0=v2.1) Temperature at which parameters are specified Температура, при которой указываются параметры C C Temperature change w.r.t. chip temperature for particular transistor Изменение температуры относительно температуры чипа для определённого транзистора K K HICUM L2 v2.22 HICUM L2 v2.22 heavily doped diffusion length длина диффузии при сильном легировании drain/source diffusion sheet resistance сопротивление диффузионного слоя сток/исток Ohm/square Ом/квадрат source contact resistance контактное сопротивление истока Ohm Ом drain contact resistance контактное сопротивление стока gate to source overlap capacitance ёмкость перекрытия затвора и истока F/m Ф/м gate to drain overlap capacitance ёмкость перекрытия затвора и стока gate to bulk overlap capacitance ёмкость перекрытия затвора и подложки first impact ionization coefficient первый коэффициент ударной ионизации 1/m 1/м second impact ionization coefficient второй коэффициент ударной ионизации saturation voltage factor for impact ionization фактор напряжения насыщения для ударной ионизации area related theshold voltage mismatch parameter параметр несоответствия порогового напряжения, связанный с поверхностью V*m В*м area related gain mismatch parameter параметр несоответствия усиления, связанный с поверхностью area related body effect mismatch parameter параметр несоответствия эффекта подложки, связанный с поверхностью sqrt(V)*m sqrt(В)*м A А F Ф diode relative area относительная площадь диода charge partition parameter параметр разделения заряда parameter measurement temperature температура, при которой измерены параметры модели Celsius °C EPFL-EKV NMOS 2.6 nМОП EPFL-EKV 2.6 EPFL-EKV PMOS 2.6 pМОП EPFL-EKV 2.6 equation defined device модель, заданная уравнением type of equations тип уравнений number of branches число ветвей current equation уравнение тока charge equation уравнение заряда Equation Defined Device Модель, заданная уравнением equation уравнение Equation Уравнение put result into dataset поместить результат в набор данных Qucsator equation Уравнение Qucsator Qucs legacy equation Устаревшее уравнение Qucs externally driven transient simulation моделирование переходного процесса внешним движком integration method метод интегрирования order of integration method порядок метода интегрирования initial step size in seconds начальный размер шага в секундах minimum step size in seconds минимальный размер шага в секундах relative tolerance of local truncation error относительный допуск на локальные ошибки усечения absolute tolerance of local truncation error абсолютный допуск на локальные ошибки усечения overestimation of local truncation error верхний предел переоценки ошибок усечения relax time step raster допустимые неточности шагов по времени perform an initial DC analysis выполнить анализ на начальном постоянном токе maximum step size in seconds максимальный размер шага в секундах External transient simulation Внешнее моделирование переходного процесса 1bit full adder verilog device verilog-модель 1-битного полного сумматора 1Bit FullAdder 1-битный полный сумматор 2bit full adder verilog device verilog-модель 2-битного полного сумматора 2Bit FullAdder 2-битный полный сумматор gated D latch verilog device verilog-модель управляемой D-защёлки Gated D-Latch Управляемая D-защёлка 4bit Gray to binary converter verilog device verilog-модель преобразователя 4-битного кода Грея в двоичный 4Bit Gray2Bin 4-разрядный Gray2Bin ground (reference potential) земля (опорный потенциал) Ground Земля gyrator (impedance inverter) гиратор (преобразователь полного сопротивления) gyrator ratio коэффициент гирации Gyrator Гиратор 1bit half adder verilog device verilog-модель 1-битного полусумматора 1Bit HalfAdder 1-битный полусумматор Harmonic balance simulation Моделирование гармонического баланса number of harmonics число гармоник Harmonic balance Гармонический баланс 4bit highest priority encoder (binary form) verilog device verilog-модель 4-битного шифратора по наивысшему приоритету (двоичная форма) 4Bit HPRI-Bin 4-разрядный HPRI-Bin hybrid (unsymmetrical 3dB coupler) гибридный (несимметричный разветвитель на 3 дБ) phase shift in degree сдвиг фазы в градусах Hybrid Гибрид exponential current source экспоненциальный источник тока current before rising edge ток перед возрастающим фронтом maximum current of the pulse максимальный ток импульса start time of the exponentially rising edge время начала экспоненциально нарастающего фронта start of exponential decay начало экспоненциального спада time constant of the rising edge постоянная времени нарастающего фронта time constant of the falling edge постоянная времени спадающего фронта Exponential Current Pulse Источник экспоненциального импульсного тока file based current source источник тока на основе файла name of the sample file имя файла с отсчётами interpolation type тип интерполяции repeat waveform повторить форму сигнала current gain усиление тока File Based Current Source Источник тока на основе файла inductor катушка индуктивности inductance in Henry индуктивность в генри initial current for transient simulation начальный ток для моделирования переходных процессов Inductor Катушка индуктивности current probe измеритель тока Current Probe Измеритель тока ideal current pulse source идеальный источник импульсного тока current before and after the pulse ток до и после импульса current of the pulse ток во время импульса start time of the pulse время начала импульса ending time of the pulse время окончания импульса rise time of the leading edge время нарастания фронта импульса fall time of the trailing edge время спада среза импульса Current Pulse Источник импульсного тока ideal rectangle current source идеальный источник тока прямоугольной формы current at high pulse ток на вершине импульса duration of high pulses длительность вершины импульса duration of low pulses длительность нижнего уровня импульса initial delay time начальное время задержки Rectangle Current Источник тока прямоугольной формы isolator изолятор Isolator Изолятор junction field-effect transistor полевой транзистор с pn-переходом threshold voltage пороговое напряжение channel-length modulation parameter параметр для модуляции длины канала parasitic drain resistance паразитное сопротивление стока parasitic source resistance паразитное сопротивление истока gate-junction saturation current ток насыщения затвора gate-junction emission coefficient коэффициента эмиссии затвора gate-junction recombination current parameter ток рекомбинации управляющего p-n-перехода Isr emission coefficient коэффициент эмиссии Isr zero-bias gate-source junction capacitance ёмкость затвор-исток при нулевом смещении zero-bias gate-drain junction capacitance ёмкость затвор-сток при нулевом смещении gate-junction potential потенциал затвора forward-bias junction capacitance coefficient коэффициент ёмкости перехода при прямом смещении gate P-N grading coefficient коэффициент неидеальности управляющего p-n-перехода Vt0 temperature coefficient температурный коэффициент Vt0 Beta exponential temperature coefficient экспоненциальный температурный коэффициент Beta default area for JFET площадь по умолчанию для полевого транзистора с управляющим pn-переходом n-JFET n-JFET p-JFET полевой транзистор с p-каналом JK flip flop with asynchron set and reset JK-триггер с асинхронными входами установки и сброса JK flip flop with asynchronous set and reset JK-триггер с асинхронными входами установки и сброса JK-FlipFlop JK-триггер jk flip flop with set and reset verilog device verilog-модель JK триггера с установкой и сбросом JK-FlipFlop w/ SR JK триггер с SR Component taken from Qucs library Компонент из библиотеки Qucs name of qucs library file имя библиотечного файла Qucs name of component in library имя компонента в библиотеке Logarithmic Amplifier verilog device Verilog-модель логарифмического усилителя scale factor коэффициент масштабирования scale factor error ошибка коэффициента масштабирования % % input I1 bias current ток смещения входа I1 input reference bias current входной опорный ток смещения number of decades число разрядов conformity error ошибка соответствия output offset error ошибка смещения по выходу amplifier input resistance входное сопротивление усилителя amplifier 3dB frequency полоса пропускания усилителя на уровне 3Дб Hz Гц amplifier output resistance выходное сопротивление усилителя conformity error temperature coefficient температурный коэффициент ошибки соответствия %/Celsius %/°C offset temperature coefficient температурный коэффициент смещения V/Celsius В/°C scale factor error temperature coefficient температурный коэффициент ошибки коэффициента масштабирования input I1 bias current temperature coefficient температурный коэффициент тока смещения входа I1 A/Celsius А/°C input reference bias current temperature coefficient температурный коэффициент опорного тока смещения входа I1 Logarithmic Amplifier Логарифмический усилитель I I R R logic 0 verilog device verilog-модель логического 0 logic 0 voltage level уровень напряжения логического 0 Logic 0 Логический 0 logic 1 verilog device verilog-модель логического 1 logic 1 voltage level уровень напряжения логического 1 Logic 1 Логическая 1 logical AND логическое И n-port AND n-входовое И logical buffer логический буфер Buffer Буфер logical inverter логический инвертор Inverter Инвертор logical NAND логическое НЕ-И n-port NAND n-входовое НЕ-И logical NOR логическое НЕ-ИЛИ n-port NOR n-входовое НЕ-ИЛИ logical OR логическое ИЛИ n-port OR n-входовое ИЛИ logical XNOR логическое ИСКЛЮЧАЮЩЕЕ НЕ-ИЛИ n-port XNOR n-входовое ИСКЛЮЧАЮЩЕЕ НЕ-ИЛИ logical XOR логическое ИСКЛЮЧАЮЩЕЕ ИЛИ n-port XOR n-входовое ИСКЛЮЧАЮЩЕЕ ИЛИ MESFET verilog device verilog-модель МеП полевой транзистор model selector выбор модели pinch-off voltage напряжение отсечки A/(V*V) А/(В*В) saturation voltage parameter напряжение насыщения channel length modulation parameter параметр модуляции длины канала doping profile parameter параметр распределения легирующей примеси power law exponent parameter параметр степенной зависимости power feedback parameter параметр обратной связи по мощности 1/W 1/Вт maximum junction voltage limit before capacitance limiting максимальное напряжение на переходе перед ёмкостным ограничением capacitance saturation transition voltage напряжение перехода при ёмкостном насыщении capacitance threshold transition voltage напряжение перехода при ёмкостном пороге dc drain pull coefficient коэффициент нагрузки стока по постоянному току subthreshold conductance parameter параметр подпороговой проводимости diode saturation current ток насыщения диода diode emission coefficient коэффициент эмиссии диода built-in gate potential Потенциал поля затвора gate-drain junction reverse bias breakdown voltage обратное напряжение пробоя перехода затвор-сток diode saturation current temperature coefficient температурный коэффициент тока насыщения диода transit time under gate время переноса заряда под затвором channel resistance сопротивление канала area factor фактор поверхности gate reverse breakdown current обратный ток пробоя затвора energy gap ширина запрещённой зоны eV эВ zero bias gate-drain junction capacitance ёмкость затвор-сток при нулевом смещении zero bias gate-source junction capacitance ёмкость затвор-исток при нулевом смещении zero bias drain-source junction capacitance ёмкость сток-исток при нулевом смещении Beta temperature coefficient температурный коэффициент Beta Alpha temperature coefficient температурный коэффициент Alpha Gamma temperature coefficient температурный коэффициент Gamma Subthreshold slope gate parameter Подпороговый наклон характеристики затвора subthreshold drain pull parameter подпороговый параметр нагрузки стока gate-source current equation selector выбор уравнения для тока затвор-исток gate-drain current equation selector выбор уравнения для тока затвор-сток gate-source charge equation selector выбор уравнения для заряда на переходе затвор-исток gate-drain charge equation selector выбор уравнения для заряда на переходе затвор-сток drain-source charge equation selector выбор уравнения для заряда на переходе сток-исток Vto temperature coefficient Температурный коэффициент Vt0 gate resistance сопротивление затвора Ohms Ом drain resistance сопротивление стока source resistance сопротивление истока gate resistance temperature coefficient температурный коэффициент сопротивления затвора 1/Celsius 1/°C drain resistance temperature coefficient температурный коэффициент сопротивления стока source resistance temperature coefficient температурный коэффициент сопротивления истока gate reverse breakdown currrent обратный ток пробоя затвора forward bias slope resistance динамическое сопротивление в прямом направлении breakdown slope resistance динамическое сопротивление при пробое shot noise coefficient коэффициент дробового шума MESFET МеП Modular Operational Amplifier verilog device Verilog-модель модульного операционного усилителя Gain bandwidth product (Hz) Произведение усиления на полосу частот (Гц) Open-loop differential gain at DC (dB) Дифференциальное усиление при разомкнутой ОС на постоянном токе (Дб) Second pole frequency (Hz) Частота второго полюса (Гц) Output resistance (Ohm) Выходное сопротивление (Ом) Differential input capacitance (F) Дифференциальная входная ёмкость (Ф) Differential input resistance (Ohm) Дифференциальное входное сопротивление (Ом) Input offset current (A) Разность входных токов смещения (А) Input bias current (A) Входной ток смещения (А) Input offset voltage (V) Входное напряжение смещения (В) Common-mode rejection ratio at DC (dB) Коэффициент ослабления синфазного сигнала по постоянному току (Дб) Common-mode zero corner frequency (Hz) Граничная частота синфазного сигнала (Гц) Positive slew rate (V/s) Скорость нарастания (В/с) Negative slew rate (V/s) Скорость убывания (В/с) Positive output voltage limit (V) Максимальное положительное выходное напряжение (В) Negative output voltage limit (V) Максимальное отрицательное выходное напряжение (В) Maximum DC output current (A) Максимальный выходной ток (А) Current limit scale factor Коэффициент масштаба для ограничения тока Modular OpAmp Модульный ОУ MOS field-effect transistor МОП полевой транзистор n-MOSFET МОП полевой транзистор с n-каналом p-MOSFET МОП полевой транзистор с p-каналом depletion MOSFET МОП полевой транзистор обеднённого типа zero-bias threshold voltage пороговое напряжение при нулевом смещении transconductance coefficient in A/V^2 коэффициент передачи в А/В² bulk threshold in sqrt(V) параметр порогового напряжения подложки в sqrt(В) surface potential поверхностный потенциал channel-length modulation parameter in 1/V коэффициент модуляции длины канала в 1/В drain ohmic resistance сопротивление стока source ohmic resistance сопротивление истока gate ohmic resistance сопротивление затвора bulk junction saturation current ток насыщения подложки bulk junction emission coefficient коэффициент идеальности для перехода к подложке channel width ширина канала channel length длина канала lateral diffusion length длина побочной диффузии oxide thickness толщина окисла gate-source overlap capacitance per meter of channel width in F/m ёмкость перекрытия затвора и истока на метр ширины канала в Ф/м gate-drain overlap capacitance per meter of channel width in F/m ёмкость перекрытия затвора и стока на метр ширины канала в Ф/м gate-bulk overlap capacitance per meter of channel length in F/m ёмкость перекрытия затвора и подложки на метр ширины канала в Ф/м zero-bias bulk-drain junction capacitance ёмкость подложка-сток при нулевом смещении zero-bias bulk-source junction capacitance ёмкость подложка-исток при нулевом смещении bulk junction potential контактная разность потенциалов подложка-переход bulk junction bottom grading coefficient коэффициент неидеальности для нижней области подложки bulk junction forward-bias depletion capacitance coefficient коэффициент барьерной ёмкости подложка-переход при прямом смещении zero-bias bulk junction periphery capacitance per meter of junction perimeter in F/m ёмкость периферийной области подложки при нулевом смещении на метр периметра перехода в Ф/м bulk junction periphery grading coefficient коэффициент неидеальности для периферийной области подложки bulk transit time время перехода для подложки substrate bulk doping density in 1/cm^3 плотность легирования подложки в 1/см³ surface state density in 1/cm^2 коэффициент поверхностной плотности заряда в 1/см² gate material type: 0 = alumina; -1 = same as bulk; 1 = opposite to bulk материал затвора: 0 = алюминий; -1 = как у подложки; 1 = противоположный подложке surface mobility in cm^2/Vs поверхностная подвижность в см²/Вс drain and source diffusion sheet resistance in Ohms/square диффузионное поверхностное сопротивление стока и истока в Ом/квадрат number of equivalent drain squares количество эквивалентных квадратов стока number of equivalent source squares количество эквивалентных квадратов истока zero-bias bulk junction bottom capacitance per square meter of junction area in F/m^2 ёмкость нижней области подложки при нулевом смещении на кв. метр площади перехода в Ф/м² bulk junction saturation current per square meter of junction area in A/m^2 ток насыщения подложка-переход на кв. метр площади перехода в А/м² drain diffusion area in m^2 диффузионная поверхность стока в м² source diffusion area in m^2 диффузионная поверхность истока в м² drain junction perimeter периметр стокового перехода source junction perimeter периметр истокового перехода Use global SPICE temperature Использовать глобальную температуру SPICE MOS field-effect transistor with substrate МОП полевой транзистор с подложкой microstrip corner угол микрополосковой линии width of line ширина линии Microstrip Corner угол микрополосковой линии coupled microstrip line связанная микрополосковая линия spacing between the lines расстояние между линиями microstrip model модель микрополосковой линии microstrip dispersion model дисперсионная модель микрополосковой линии Coupled Microstrip Line Связанная микрополосковая линия microstrip cross пересечение микрополосковой линии width of line 3 ширина линии 3 width of line 4 ширина линии 4 quasi-static microstrip model квази-статическая модель микрополосковой линии show port numbers in symbol or not показывать номера выводов в обозначении или нет Microstrip Cross Пересечение микрополосковой линии microstrip gap разрыв микрополосковой линии width of the line 1 ширина линии 1 width of the line 2 ширина линии 2 spacing between the microstrip ends расстояние между концами микрополосковой линии Microstrip Gap Разрыв микрополосковой линии microstrip lange coupler микрополосковый ответвитель Ланге Microstrip Lange Coupler Микрополосковый ответвитель Ланге microstrip line микрополосковая линия Microstrip Line Микрополосковая линия microstrip mitered bend выровненный изгиб микрополосковой линии Microstrip Mitered Bend Выровненный изгиб микрополосковой линии microstrip open разомкнутая микрополосковая линия microstrip open end model модель микрополосковой линии с разомкнутым концом Microstrip Open Разомкнутая микрополосковая линия microstrip radial stub микрополосковый радиальный шлейф inner radius внутренний радиус outer radius внешний радиус feeding line width ширина линии подачи stub angle угол наклона шлейфа Effective dimension Эффективные размеры Model Модель degrees градусы Microstrip Radial Stub Микрополосковый радиальный шлейф microstrip impedance step скачок полного сопротивления микрополосковой линии width 1 of the line 1 ширина линии width 2 of the line 2 ширина линии Microstrip Step Скачок ширины микрополосковой линии microstrip tee тройник микрополосковой линии temperature in degree Celsius температура в °C Microstrip Tee Тройник микрополосковой линии microstrip via переходное отверстие микрополосковой линии diameter of round via conductor диаметр круглого переходного отверстия Microstrip Via Переходное отверстие микрополосковой линии two mutual inductors две индуктивно связанных катушки inductance of coil 1 индуктивность обмотки 1 inductance of coil 2 индуктивность обмотки 2 coupling factor between coil 1 and 2 коэффициент связи между обмоткой 1 и 2 Mutual Inductors Индуктивно связанные катушки three mutual inductors три индуктивно связанных катушки inductance of coil 3 индуктивность обмотки 3 coupling factor between coil 1 and 3 коэффициент связи между обмоткой 1 и 3 coupling factor between coil 2 and 3 коэффициент связи между обмоткой 2 и 3 3 Mutual Inductors 3 индуктивно связанных катушки several mutual inductors несколько индуктивно связанных катушек number of mutual inductances количество индуктивно связанных катушек inductance of coil индуктивность обмотки coupling factor between coil %1 and coil %2 коэффициент связи между обмоткой %1 и обмоткой %2 N Mutual Inductors N индуктивно связанных катушек 2to1 multiplexer verilog device verilog-модель мультиплексора 2в1 2to1 Mux Мультиплексор 2в1 4to1 multiplexer verilog device verilog-модель мультиплексора 4в1 4to1 Mux Мультиплексор 4в1 8to1 multiplexer verilog device verilog-модель мультиплексора 8в1 8to1 Mux Мультиплексор 8в1 NIGBT verilog device verilog-модель NIGBT gate-drain overlap area площадь перекрытия затвора и стока m**2 м**2 area of the device площадь модели MOS transconductance передаточная проводимость МОП ambipolar recombination lifetime срок жизни амбиполярной рекомбинации metallurgical base width ширина технологической базы avalanche uniformity factor коэффициент лавинной однородности avalanche multiplication exponent показатель лавинного умножения gate-source capacitance per unit area ёмкость затвор-истока на единицу площади F/cm**2 Ф/см**2 gate-drain oxide capacitance per unit area ёмкость перекрытия затвор-окисел на единицу площади emitter saturation current density плотность тока эмиттера в режиме насыщения A/cm**2 А/см**2 triode region factor коэффициент триодной зоны electron mobility подвижность электронов cm**2/Vs см**2/Вс hole mobility подвижность дыр base doping легирование базы 1/cm**3 1/см**3 transverse field factor коэффициент поперечного поля gate-drain overlap depletion threshold порог перекрытия затвора и стока в режиме обеднения NIGBT NIGBT correlated current sources корреллированные источники тока current power spectral density of source 1 спектральная плотность мощности тока источника 1 current power spectral density of source 2 спектральная плотность мощности тока источника 2 normalized correlation coefficient нормированный коэффициент коррелляции Correlated Noise Sources Коррелированнные источники шума voltage power spectral density of source 2 спектральная плотность мощности напряжения шума источника 2 voltage power spectral density of source 1 спектральная плотность мощности напряжения шума источника 1 operational amplifier операционный усилитель absolute value of maximum and minimum output voltage абсолютное значение максимального и минимального выходного напряжения OpAmp ОУ Optimization Оптимизация optimization оптимизация 2bit pattern generator verilog device verilog-модель 2-битного генератора кодов pad output value выходное значение генератора испытательных сигналов 2Bit Pattern 2-битный генератор кодов 3bit pattern generator verilog device verilog-модель 3-битного генератора кодов 3Bit Pattern 3-битный генератор кодов 4bit pattern generator verilog device verilog-модель 4-битного генератора кодов 4Bit Pattern 4-битный генератор кодов Parameter sweep Развёртка параметра simulation to perform parameter sweep on моделирование для вариации параметра parameter to sweep параметр для развёртки start value for sweep начальное значение развёртки stop value for sweep конечное значение развёртки Simulation step Шаг моделирования phase shifter фазосдвигатель Phase Shifter Фазосдвигатель Photodiode verilog device Verilog-модель фотодиода photodiode emission coefficient коэффициент эмиссии фотодиода series lead resistance последовательное сопротивление выводов diode dark current темновой ток диода responsivity чувствительность A/W А/Вт shunt resistance шунтирующее сопротивление quantum efficiency квантовая эффективность light wavelength длина волны света nm нм responsivity calculator selector настройка калькулятора чувствительности Photodiode Фотодиод Phototransistor verilog device Verilog-модель фототранзистора dark current темновой ток collector series resistance последовательное сопротивление коллектора emitter series resistance последовательное сопротивление эмиттера base series resistance последовательное сопротивление базы responsivity at relative selectivity=100% чувствительность при относительной избирательности=100% relative selectivity polynomial coefficient коэффициент полинома относительной избирательности Phototransistor Фототранзистор ac voltage source with phase modulator источник переменного напряжения с фазовым модулятором PM ИМ SPICE V(SFFM): SPICE V(SFFM): offset volage напряжение смещения carrier amplitude амплитуда несущей carrier signal frequency несущая частота сигнала modulation index индекс модуляции modulating signal frequency частота модулирующего сигнала V(SFFM) V(SFFM) PM modulated Source Источник с импульсной модуляцией Potentiometer verilog device Verilog-модель потенциометра nominal device resistance номинальное сопротивление модели shaft/wiper arm rotation вращение ручки/ползунка resistive law taper coefficient коэффициент спадания резистивной зависимости device type selector выбор типа модели maximum shaft/wiper rotation максимальное вращение ручки/ползунка linearity error нелинейность wiper arm contact resistance сопротивление контакта ползунка resistance temperature coefficient температурный коэффициент сопротивления PPM/Celsius пик-пик/°C Potentiometer Потенциометр B B SPICE T: SPICE T: Characteristic impedance Характеристическое полное сопротивление Transmission delay Задержка передачи Frequency Частота Normalised length at given frequency Нормализованная длина на указанной частоте Initial voltage at end 1 Начальное напряжение на конце 1 Initial current at end 1 Начальный ток на конце 1 Initial voltage at end 2 Начальное напряжение на конце 2 Initial current at end 2 Начальный ток на конце 2 T T Rectangular Waveguide Прямоугольный волновод widest side самая широкая сторона shortest side самая короткая сторона material parameter for temperature model параметр материала для температурной модели relay реле threshold voltage in Volts пороговое напряжение в вольтах hysteresis voltage in Volts напряжение гистерезиса в вольтах resistance of "on" state in Ohms сопротивление в "on"-состоянии в омах resistance of "off" state in Ohms сопротивление в "off"-состоянии в омах Relay Реле resistor резистор ohmic resistance in Ohms Омическое сопротивление в омах first order temperature coefficient температурный коэффициент первого порядка second order temperature coefficient температурный коэффициент второго порядка temperature at which parameters were extracted (Qucsator only) температура, при которой были извлечены параметры (только Qucsator) Resistor Резистор Resistor US Резистор US equation defined RF device ВЧ модель, заданная уравнением type of parameters тип параметра number of ports количество портов representation during DC analysis изображение во время анализа на постоянном токе parameter equation параметрическое уравнение Equation Defined RF Device ВЧ модель, заданная уравнением RF ВЧ equation defined 2-port RF device 2-портовая ВЧ модель, заданная уравнением Equation Defined 2-port RF Device 2-портовая ВЧ модель, заданная уравнением RLCG transmission line Линия передачи RLCG RLCG RLCG resistive load резистивная нагрузка Ohm/m Ом/м inductive load индуктивная нагрузка H/m Гн/м capacitive load ёмкостная нагрузка conductive load кондуктивная нагрузка S/m См/м RLCG Transmission Line Линия передачи RLCG RS flip flop RS-триггер RS-FlipFlop RS-триггер ac power source источник питания переменного тока port impedance полное сопротивление порта (available) ac power in dBm (доступная) мощность переменного тока в дБм (available) ac power in Watts (доступная) AC мощность в ваттах enable transient model as sine source [true,false] включить переходную модель как источник синуса [true, false] Power Source Источник питания S parameter simulation Моделирование S-параметров calculate noise parameters вычислить параметры шума input port for noise figure входной порт для фактора шума output port for noise figure выходной порт для фактора шума put characteristic values into dataset поместить характеристические значения в набор данных save subcircuit characteristic values into dataset сохранить характеристические значения подсхемы в набор данных S-parameter simulation Моделирование S-параметров S parameter file файл с S параметрами name of the s parameter file имя файла с S параметрами data type тип данных n-port S parameter file файл S-параметров n-портового устройства 1-port S parameter file файл с S-параметрами двухполюсника 2-port S parameter file файл S-параметров четырехполюсника file файл SPICE netlist file файл списка цепей SPICE SPICE netlist список цепей SPICE sim моделирование spice spice ERROR: No file name in SPICE component "%1". ОШИБКА: Нет имени файла в компоненте SPICE "%1". ERROR: Cannot open SPICE file "%1". ОШИБКА: Не удаётся открыть SPICE-файл "%1". ERROR: Cannot save converted SPICE file "%1". ОШИБКА: Не удаётся сохранить преобразованный SPICE-файл "%1". ERROR: Cannot open converted SPICE file "%1". ОШИБКА: Не удаётся открыть преобразованный SPICE-файл "%1". Info Информация Preprocessing SPICE file "%1". Предварительная обработка SPICE-файла "%1". ERROR: Cannot save preprocessed SPICE file "%1". ОШИБКА: Не удаётся сохранить предобработанный SPICE-файл "%1". ERROR: Cannot execute "%1". ОШИБКА: Не удаётся выполнить "%1". COMP ERROR: Cannot start QucsConv! ОШИБКА COMP: Не удаётся запустить QucsConv! Converting SPICE file "%1". Преобразование SPICE-файла "%1". subcircuit подсхема name of qucs schematic file имя схемного файла Qucs Subcircuit Подсхема port of a subcircuit порт подсхемы number of the port within the subcircuit номер порта в подсхеме type of the port (for digital simulation only) тип порта (только для цифрового моделирования) Conjugated port for XSPICE differential ports Связанный порт для дифференциальных портов XSPICE Subcircuit Port Порт подсхемы substrate definition параметры подложки relative permittivity относительная диэлектрическая проницаемость thickness in meters толщина в метрах thickness of metalization толщина металлизации specific resistance of metal удельное сопротивление металла rms substrate roughness среднеквадратичная шероховатость подложки Substrate Подложка switch (time controlled) переключатель (управляемый по времени) initial state начальное состояние time when state changes (semicolon separated list possible, even numbered lists are repeated) время изменения состояния (допустим список с разделением точкой с запятой, списки с четными числами повторяются) resistance of "on" state in ohms сопротивление в состоянии "on" в омах resistance of "off" state in ohms сопротивление в состоянии "off" в омах simulation temperature in degree Celsius (Qucsator only) температура моделирования в градусах Цельсия (только Qucsator) simulation temperature in degree Celsius (Qucsator only) Max possible switch transition time (transition time 1/100 smallest value in 'time', or this number) Максимальное возможное время перехода переключателя (время перехода — 1/100 наименьшего значения «времени» или это число) Resistance transition shape (Qucsator only) Форма перехода сопротивления (только Qucsator) Resistance transition shape Форма перехода сопротивления Switch Переключатель ideal symmetrical transformer идеальный симметричный трансформатор voltage transformation ratio of coil 1 коэффициент трансформации напряжения обмотки 1 voltage transformation ratio of coil 2 коэффициент трансформации напряжения обмотки 2 symmetric Transformer симметричный трансформатор T flip flop with set and reset verilog device verilog-модель T-триггера с установкой и сбросом T-FlipFlop w/ SR T-триггер с SR silicon controlled rectifier (SCR) однооперационный тринистор breakover voltage напряжение включения gate trigger current отпирающий ток управляющего электрода Thyristor Тиристор ideal transmission line идеальная линия передачи characteristic impedance характеристическое полное сопротивление attenuation factor per length in 1/m коэффициент ослабления на единицу длины, в 1/м Transmission Line Линия передачи ideal 4-terminal transmission line идеальная линия передачи с 4 выводами 4-Terminal Transmission Line Линия передачи с 4 выводами transient simulation моделирование переходного процесса Transient .SENS analysis with Xyce Анализ .SENS переходного процесса с помощью Xyce Analysis mode Режим анализа start time in seconds начальное время в секундах stop time in seconds конечное время в секундах simulation time step шаг времени моделирования Transient sensitivity analysis Анализ чувствительности переходного процесса number of simulation time steps число шагов времени моделирования perform initial DC (set "no" to activate UIC) выполнить начальный постоянный ток (установите «нет» для активации UIC) Transient simulation Моделирование переходного процесса ideal transformer идеальный трансформатор voltage transformation ratio коэффициент трансформации напряжения Transformer Трансформатор triac (bidirectional thyristor) триак (симметричный тиристор) (bidirectional) gate trigger current (симметричный) отпирающий ток управляющего электрода Triac Триак resonance tunnel diode резонансный туннельный диод peak current пиковый ток valley current ток впадины valley voltage напряжение впадины resonance energy in Ws резонансная энергия в Втс Fermi energy in Ws энергия Ферми в Втс resonance width in Ws резонансная ширина в Втс maximum of transmission Максимум передачи fitting factor for electron density коэффициент аппроксимации для электронной плотности fitting factor for voltage drop коэффициент аппроксимации для падения напряжения fitting factor for diode current коэффициент аппроксимации для диодного тока zero-bias depletion capacitance барьерная ёмкость при нулевом смещении life-time of electrons время жизни электронов Tunnel Diode Туннельный диод twisted pair transmission line линия передачи витой парой diameter of conductor диаметр проводника diameter of wire (conductor and insulator) диаметр провода (проводник и изолятор) physical length of the line физическая длина линии twists per length in 1/m витков на 1 м dielectric constant of insulator диэлектрическая постоянная изолятора Twisted-Pair Витая пара Symbol file not found: %1 Файл обозначений не найден: %1 voltage controlled current source источник тока, управляемый напряжением forward transconductance прямая передаточная проводимость Voltage Controlled Current Source Источник тока, управляемый напряжением voltage controlled voltage source источник напряжения, управляемый напряжением voltage controlled resistor управляемый напряжением резистор resistance gain возрастание сопротивления Voltage Controlled Resistor Управляемый напряжением резистор Voltage Controlled Voltage Source Источник напряжения, управляемый напряжением Verilog file Файл Verilog Name of Verilog file Имя Verilog-файла verilog verilog ERROR: No file name in %1 component "%2". ОШИБКА: Нет имени файла в %1 компоненте "%2". ERROR: Cannot open %1 file "%2". ОШИБКА: Не удаётся открыть %1 файл "%2". exponential voltage source источник экспоненциального напряжения voltage before rising edge напряжение перед возрастающим фронтом maximum voltage of the pulse максимальное напряжение импульса rise time of the rising edge время нарастания импульса fall time of the falling edge время спада импульса Exponential Voltage Pulse Источник экспоненциального импульсного напряжения file based voltage source источник напряжения на основе файла File Based Voltage Source Источник напряжения на основе файла VHDL file Файл VHDL Name of VHDL file Имя файла VHDL vhdl VHDL generic variable обобщённая переменная ideal ac voltage source идеальный источник переменного напряжения AC voltage source (SPICE) Источник переменного напряжения (SPICE) ac Voltage Source источник напряжения переменного тока ideal dc voltage source идеальный источник постоянного напряжения dc Voltage Source источник напряжения постоянного тока noise voltage source источник шумового напряжения voltage power spectral density in V^2/Hz спектральная плотность мощности шумового напряжения в В²/Гц Noise Voltage Source Источник шумового напряжения voltage probe измеритель напряжения Voltage Probe Измеритель напряжения ideal voltage pulse source идеальный источник импульсного напряжения voltage before and after the pulse напряжение до и после импульса voltage of the pulse напряжение во время импульса Voltage Pulse Источник импульсного напряжения ideal rectangle voltage source идеальный источник напряжения прямоугольной формы voltage of high signal напряжение вершины импульса voltage of low signal (SPICE only) напряжение низины импульса (только SPICE) Rectangle Voltage Источник напряжения прямоугольной формы Locus Curve Круговая диаграмма <invalid> <неправильно> invalid неправильно Polar Полярная Polar-Smith Combi Смешанная полярная-Смита Smith-Polar Combi Смешанная Смита-полярная 3D-Cartesian Трёхмерная декартовая Cartesian Декартовая Smith Chart Диаграмма Смита Admittance Smith Диаграмма Смита (проводимости) no variables нет переменных wrong dependency неправильная зависимость no data нет данных Tabular Табличная Timing Diagram Временная диаграмма Truth Table Таблица истинности ERROR: Cannot open file "%1". ОШИБКА: Не удаётся открыть файл "%1". ERROR: Cannot create user library subdirectory ! ОШИБКА: Не удаётся создать подкаталог для библиотек пользователя! ERROR: Cannot create file "%1". ОШИБКА: Не удаётся создать файл "%1". Overwrite Заменить File "%1" already exists. Overwrite ? Файл «%1» уже существует. Заменить ? Export to image Сохранить как изображение Inkscape start error! Ошибка запуска Inkscape! Successfully exported Успешно экспортировано Disk write error! Ошибка записи на диск! Unsupported format of graphics file. Use PNG, JPEG or SVG graphics! Неподдерживаемый формат графического файла. Используйте форматы SVG, PNG или JPEG! Error: Wrong time format in "%1". Use positive number with units Ошибка: Неправильный формат времени в "%1". Используйте положительное число с единицами измерения verilog-a user devices пользовательские модели verilog-a lumped components дискретные компоненты sources источники probes измерители RF components РЧ-компоненты transmission lines линии передачи nonlinear components нелинейные компоненты microelectronics микроэлектроника verilog-a devices модели verilog-a digital components цифровые компоненты file components файловые компоненты simulations виды моделирования equations уравнения SPICE components компоненты SPICE SPICE netlist sections Разделы списка цепей SPICE SPICE specific sections специальные разделы SPICE SPICE simulations симуляции SPICE XSPICE devices устройства XSPICE Qucs legacy devices устаревшие устройства Qucs diagrams диаграммы paintings рисунки external sim components внешние компоненты моделирования Edit Properties Изменить свойства Export as image Сохранить как изображение power matching согласование мощности noise matching согласование шума 2-port matching согласование четырёхполюсника The ground potential cannot be labeled! Потенциал земли не может иметь метку! Octave not found in: %1 Set the Octave location on the application settings. Octave не найден в: %1 Установите расположение Octave в настройках программы. Arrow Стрелка Ellipse Эллипс filled Ellipse заполненный эллипс Edit Ellipse Properties Изменение свойств эллипса Elliptic Arc Эллиптическая дуга Edit Arc Properties Изменение свойств дуги Line Линия Edit Line Properties Изменение свойств линии Text Текст Rectangle Прямоугольник filled Rectangle заполненный прямоугольник Edit Rectangle Properties Изменение свойств прямоугольника Print Document Напечатать документ Cannot create output file! Не удаежётся создать выходной файл! untitled без названия Format Error: 'Painting' field is not closed! Ошибка формата: Поле 'Painting' не закрыто! Wrong document version: Неправильная версия документа: Clipboard Format Error: Unknown field! Ошибка формата в буфере обмена: Неизвестное поле! Cannot save C++ file "%1"! Невозможно сохранить C++ файл "%1"! Cannot open Verilog-A file "%1"! Невозможно открыть файл Verilog-A «%1»! Cannot save JSON props file "%1"! Невозможно сохранить файл свойств JSON «%1»! No valid osdi file. Re-compile verilog-a file first! Нет корректного файла osdi. Сначала перекомпилируйте файл verilog-a! Cannot save JSON symbol file "%1"! Невозможно сохранить файл обозначений JSON "%1"! Cannot save document! Не удаётся сохранить документ! Format Error: Wrong property field limiter! Ошибка формата: Неправильный ограничитель поля свойства! Format Error: Unknown property: Ошибка формата: Неизвестное свойство: Format Error: Number expected in property field! Ошибка формата: В поле свойства ожидалось число! Format Error: 'Property' field is not closed! Ошибка формата: Поле 'Property' не закрыто! Format Error: 'Component' field is not closed! Ошибка формата: Поле 'Component' не закрыто! Format Error: Wrong 'wire' line format! Ошибка формата: Неправильный формат строки у 'wire'! Format Error: 'Wire' field is not closed! Ошибка формата: Поле 'Wire' не закрыто! Format Error: Unknown diagram! Ошибка формата: Неизвестная диаграмма! Format Error: Wrong 'diagram' line format! Ошибка формата: Неправильный формат строки у 'diagram'! Format Error: 'Diagram' field is not closed! Ошибка формата: Поле 'Diagram' не закрыто! Format Error: Wrong 'painting' line delimiter! Ошибка формата: Неправильный формат строки 'painting'! Format Error: Unknown painting! Ошибка формата: Неизвестное изображение! Format Error: Wrong 'painting' line format! Ошибка формата: Неправильный формат строки у 'painting'! Cannot load document: Не удаётся загрузить документ: Wrong document type: Неправильный тип документа: Warning Предупреждение Wrong document version Неправильная версия документа Try to open it anyway? Всё равно попытаться открыть? File Format Error: Unknown field! Ошибка формата файла: Неизвестное поле! ERROR: Component "%1" has no analog model. ОШИБКА: У компонента "%1" нет аналоговой модели. ERROR: Component "%1" has no digital model. ОШИБКА: У компонента "%1" нет цифровой модели. ERROR: Cannot load subcircuit "%1". ОШИБКА: Не удаётся загрузить подсхему "%1". WARNING: Skipping library component "%1". ПРЕДУПРЕЖДЕНИЕ: Пропускается библиотечный компонент "%1". ERROR: "%1": Cannot load library component "%2" from "%3" ОШИБКА: "%1": Не удаётся загрузить библиотечный компонент "%2" из "%3" WARNING: Ignore simulation component in subcircuit "%1". ПРЕДУПРЕЖДЕНИЕ: Моделируемый компонент в подсхеме "%1" будет игнорироваться. WARNING: Equations in "%1" are 'time' typed. ПРЕДУПРЕЖДЕНИЕ: уравнения в «%1» имеют тип «время». ERROR: Only one digital simulation allowed. ОШИБКА: Разрешается только одно цифровое моделирование. ERROR: Analog and digital simulations cannot be mixed. ОШИБКА: Аналоговое и цифровое моделирование нельзя смешивать. ERROR: Digital simulation needs at least one digital source. ОШИБКА: Для цифрового моделирования требуется хотя бы один цифровой источник. Part list Список частей Filter order = %1 Порядок фильтров = %1 Zeros list Pk=Re+j*Im Список нулей Pk=Re+j*Im LPF prototype poles list Pk=Re+j*Im Список полюсов протитотипа ФНЧ Pk=Re+j*Im Poles list Pk=Re+j*Im Список полюсов Pk=Re+j*Im Qucs Editor Version Версия редактора Qucs Very simple text editor for Qucs Очень простой текстовый редактор для Qucs Copyright (C) 2004, 2005 by Michael Margraf Copyright (C) 2004, 2005 Michael Margraf Usage: qucsedit [-r] file Использование: qucsedit [-r] файл -h display this help and exit -h показать эту справку и выйти -r open file read-only -r открыть файл только для чтения Too long command line argument! Слишком много аргументов в командной строке Wrong command line argument! Неверный аргумент командной строки! Only one filename allowed! Разрешается только одно имя файла! High-impedance is %1 ohms, low-impedance is %2 ohms. To get acceptable results it is recommended to use a substrate with lower permittivity and larger height. Высокоимпедансный - %1 Ом, низкоимпедансный - %2 Ом. Для получения приемлемых результатов рекомендуется использовать подложку с меньшей проницаемостью и большей высотой. Cannot save settings ! Невозможно сохранить настройки! Cannot save settings file ! Невозможно сохранить файл настроек! Quarter wave filters do not allow low-pass nor high-pass masks Четвертьволновые фильтры не допускают ни низкочастотных, ни высокочастотных масок Cannot save GUI settings in Невозможно сохранить параметры графического интерфейса в XYCE script Скрипт XYCE XSPICE generic device Типовое устройство XSPICE PortsList Список портов .MODEL definition reference Ссылка на определение .MODEL XSPICE XSPICE XSPICE CodeModel: cfunc.mod and ifspec.ifs files pair XSPICE CodeModel: пара файлов cfunc.mod и ifspec.ifs XSPICE CodeModel XSPICE CodeModel XSPICE precompiled CodeModel library Предкомплированная библиотека CodeModel XSPICE Precompiled CM-library Предкомплированная CM-библиотека XSPICE precompiled CM-library Предкомплированная CM-библиотека XSPICE SPICE V(TRRANDOM): SPICE V(TRRANDOM): Distribution selector (1 to 4) Выбор распределения (от 1 до 4) Duration of each random voltage value Длительность каждого случайного значения напряжения Time delay before random voltages output ( for time < Td Vout = 0 V) Временная задержка перед выводом случайных напряжений (на время < Td Vout = 0 V) Changes with different values of Type. Изменения с разными значениями Type. Changes with different values of Type Изменения с разными значениями Type V(TRRANDOM) V(TRRANDOM) SPICE V(TRNOISE): SPICE V(TRNOISE): Rms noise amplitude Gaussian) Среднеквадратичная амплитуда шума (Гаусс) Time step Временной шаг 1/f exponent (0 < alpha < 2) Экспонента 1/f (0 < альфа < 2) Amplitude (1/f) Амплитуда (1/f) Trap capture time Время захвата ловушки Trap emission time Время эмиссии ловушки V(TRNOISE) V(TRNOISE) SPICE V(PWL): Multiple line ngspice or Xyce V specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE V(PWL): Допускаются многострочные спецификации V ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. V(PWL) V(PWL) SPICE V(AM): ngspice only. SPICE V(AM): только ngspice. voltage amplitude амплитуда напряжения offset voltage напряжение смещения modulation frequency частота модуляции carrier frequency несущая частота signal delay задержка сигнала V(AM) V(AM) SPICE B (V type): Multiple line ngspice or Xyce B specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE B (V-тип): Допускаются многострочные спецификации B ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. B source (V) B-источник (V) SPICE library device. You can attach symbol patterns to it. Библиотечное устройство SPICE. С ним можно связать символьные шаблоны. SpiceLibrary file Файл SpiceLibrary Subcircuit entry (.SUBCKT) name Имя записи подсхемы (.SUBCKT) Extra parameters list Список дополнительных параметров Pins assignment Назначение выводов SPICE library device Устройство библиотеки SPICE SpiceLibComp SpiceLibComp SPICE generic device Типовое устройство SPICE Number of pins Количество выводов SPICE device letter Буква устройства SPICE .MODEL definition reference (optional) Ссылка на определение .MODEL (необязательно) Parameter string (optional) Строка параметров (необязательно) SPICE SPICE .spiceinit file Файл .spiceinit .spiceinit .spiceinit .spiceinit contents Содержимое .spiceinit Spectrum analysis Спектральный анализ DC .SENS simulation with Xyce Моделирование DC .SENS с помощью Xyce Output expressions Выходные выражения Reference parameter for .SENS analysis Контрольный параметр для анализа .SENS Parameter for DC sweep Параметр для вариации параметров при расчёте режима по постоянному току start value for DC sweep начальное значение для вариации параметров при расчёте режима по постоянному току stop value for DC sweep конечное значение для вариации параметров при расчёте режима по постоянному току Simulation step for DC sweep Шаг моделирования для вариации параметров при расчёте режима по постоянному току DC sensitivity simulation Симуляция статической чувствительности Pole-Zero simulation Анализ полюсов и нулей Two input nodes list (space separated) Список двухвходных узлов (разделённых пробелом) Two output nodes list (space separated) Список двухвыходных узлов (разделённых пробелом) Transfer function type (current/voltage) Тип функции переноса (ток/напряжение) Analysis mode (Pole-Zero, Poles only, Zeros only) Режим анализа (полюса и нули, только полюса, только нули) .PARAM section Раздел .PARAM .PARAM .PARAM .PARAM Section Раздел .PARAM .OPTIONS section Раздел .OPTIONS .OPTIONS .OPTIONS Xyce option package name Имя пакета опции Xyce .OPTIONS Section Раздел .OPTIONS Nutmeg equation Уравнение Nutmeg Nutmeg Nutmeg Nutmeg Equation Уравнение Nutmeg Noise simulation Моделирование шума Node at which the total output is desired Узел, на котором должен быть общий выход Independent source to which input noise is referred. Независимый источник, к которому относится входной шум. .NODESET section Раздел .NODESET .NODESET .NODESET .NODESET Section Раздел .NODESET .MODEL section Multiple line ngspice or Xyce .MODEL allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. Раздел .MODEL Допускаются многострочные ngspice или Xyce .MODEL с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. .MODEL .MODEL .MODEL Section Раздел .MODEL .LIB directive Директива .LIB .LIB .LIB .Lib directive Директива .Lib .INCLUDE statement Раздел .INCLUDE .INCLUDE .INCLUDE .INCLUDE statement Раздел .INCLUDE .IC section Раздел .IC .IC .IC .IC Section Раздел .IC .GLOBAL_PARAM section Раздел .GLOBAL_PARAM .GLOBAL_PARAM .GLOBAL_PARAM .GLOBAL PARAM .GLOBAL PARAM .GLOBAL_PARAM Section Раздел .GLOBAL_PARAM .FUNC new function definition Определение новой функции .FUNC .FUNC .FUNC .FUNC new function Новая функция .FUNC Fourier simulation Анализ Фурье Distortion simulation Моделирование искажения Second frequency parameter Второй параметр частоты Nutmeg script Скрипт Nutmeg SPICE I(SFFM): SPICE I(SFFM): offset current ток смещения carrier current amplitude амплитуда тока несущей I(SFFM) I(SFFM) Include script before simulation Скрипт включения перед симуляцией .INCLUDE SCRIPT .INCLUDE SCRIPT Include script Скрипт включения SPICE I(TRNOISE): SPICE I(TRNOISE): I(TRNOISE) I(TRNOISE) SPICE I(PWL): Multiple line ngspice or Xyce I specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE I(PWL): Допускаются многострочные спецификации I ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. I(PWL) I(PWL) SPICE I(AM): ngspice only. SPICE I(AM): только ngspice. I(AM) I(AM) SPICE G (VOL, VALUE, TABLE, POLY): Multiple line ngspice non-linear G specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE G (VOL, VALUE, TABLE, POLY): Допускаются многострочные спецификации нелинейного G ngspice с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. G G SPICE E (CUR, VALUE, TABLE, POLY): Multiple line ngspice non-linear E specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE E (CUR, VALUE, TABLE, POLY): Допускаются многострочные спецификации нелинейного E ngspice с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. E E XSPICE core block: seven line XSPICE specification. Блок ядра XSPICE: семистрочная спецификация XSPICE. core ядро PWL controlled voltage source: Seven line XSPICE specification. Управляемый PWL источник напряжения: Семистрочная спецификация XSPICE. XAPWL XAPWL SPICE U(URC): Multiple line ngspice or Xyce U specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE U(URC): Допускаются многострочные спецификации U ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. U(URC) U(URC) S domain transfer function block: Seven line XSPICE specification. Блок передаточной функции S-области: Семистрочная спецификация XSPICE. SDTF SDTF SPICE W: Multiple line ngspice or Xyce W specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE W: Допускаются многострочные спецификации W ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. W(CSW) W(CSW) SPICE V: Multiple line ngspice or Xyce V specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE V: Допускаются многострочные спецификации V ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. V Source Источник напряжения SPICE S: Multiple line ngspice or Xyce S specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE S: Допускаются многострочные спецификации S ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. S(SW) S(SW) SPICE B (I type): Multiple line ngspice or Xyce B specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE B (I -тип): Допускаются многострочные спецификации B ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. B source (I) B-источник (I) SPICE I: Multiple line ngspice or Xyce I specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE I: Допускаются многострочные спецификации I ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. I Source Источник тока SPICE R: Multiple line ngspice or Xyce R specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE R: Допускаются многострочные спецификации R ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. R Resistor R Резистор R Resistor 3 pin R резистор 3 вывода Q(PNP) BJT: Multiple line ngspice or Xyce Q model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. Q(PNP) BJT: Допускаются многострочные спецификации модели Q ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. Q(PNP) BJT Q(PNP) BJT M(PMOS) MOS: Multiple line ngspice or Xyce M model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. M(PMOS) MOS: Допускаются многострочные спецификации модели M ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. M(PMOS) M(PMOS) Z(PMF) MESFET: Multiple line ngspice or Xyce Z model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. Z(PMF) MESFET: Допускаются многострочные спецификации модели Z ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. Z(PMF) Z(PMF) J(PJF) JFET: Multiple line ngspice or Xyce J model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. J(PJF) JFET: Допускаются многострочные спецификации модели J ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. J(PJF) JFET J(PJF) JFET Q(NPN) BJT: Multiple line ngspice or Xyce Q model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. Q(NPN) BJT: Допускаются многострочные спецификации модели Q ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. Q(NPN) BJT Q(NPN) BJT M(NMOS) MOS: Multiple line ngspice or Xyce M model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. M(NMOS) MOS: Допускаются многострочные спецификации модели M ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. M(NMOS) M(NMOS) J(NJF) JFET: Multiple line ngspice or Xyce J model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. J(NJF) JFET: Допускаются многострочные спецификации модели J ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. J(NJF) JFET J(NJF) JFET Unified (M,X,3-,4-pin) MOS: Multiple line ngspice or Xyce M model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. Унифицированный (M,X,3-,4-выводной) MOS: Допускаются многострочные спецификации модели M ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. unified MOSFET (3-4 pin) унифицированный MOSFET (3-4 вывода) M(NMOS 3 pin) M(NMOS 3 вывода) M(PMOS 3 pin) M(PMOS 3 вывода) X(NMOS 3 pin) X(NMOS 3 вывода) X(PMOS 3 pin) X(PMOS 3 вывода) X(NMOS 4 pin) X(NMOS 4 вывода) X(PMOS 4 pin) X(PMOS 4 вывода) Z(NMF) MESFET: Multiple line ngspice or Xyce Z model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. Z(NMF) MESFET: Допускаются многострочные спецификации модели Z ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. Z(NMF) Z(NMF) SPICE L: Multiple line ngspice or Xyce L specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE L: Допускаются многострочные спецификации L ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. L Inductor L Катушка индуктивности SPICE O(LTRA): SPICE O(LTRA): O(LTRA) O(LTRA) SPICE K: Enter the names of the coupled inductances and their coupling factor. SPICE K: Введите имена индуктивно связанных катушек и их коэффициент связи. Coupling factor ( 0 < K <= 1) Коэффициент связи ( 0 < K <= 1) K coupling Индуктивная связь XSPICE coupled inductor block: two line XSPICE specification. Блок спаренной катушки XSPICE: двухстрочная спецификация XSPICE. Icouple I связывание SPICE D: Multiple line ngspice or Xyce D model specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE D: Допускаются многострочные спецификации модели D ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. D Diode D Диод D Diode 3 pin D Диод 3 вывода SPICE C: Multiple line ngspice or Xyce C specifications allowed using "+" continuation lines. Leave continuation lines blank when NOT in use. SPICE C: Допускаются многострочные спецификации C ngspice или Xyce с использованием строк продолжения «+». Оставляйте строки продолжения пустыми, когда НЕ используется. C Capacitor C Конденсатор C Capacitor 3 pin C Конденсатор 3 вывода Q(NPN) 4 pin Q(NPN) 4 вывода Q(PNP) 4 pin Q(PNP) 4 вывода Q(NPN) 5 pin Q(NPN) 5 выводов Q(PNP) 5 pin Q(PNP) 5 выводов The schematic name and dataset/display file name is not matching! This may happen if schematic was copied using the file manager instead of using File->SaveAs. Correct dataset and display names automatically? Название схемы и название файла набора данных / дисплейного файла не совпадают! Это могло произойти из-за того, что схема была скопирована с помощью диспетчера файлов, а не пункта меню «Файл > Сохранить как». Выполнить автоматическое исправление названий файла набора данных и дисплейного файла? Schematic file: Файл схемы: Dataset file: Файл набора данных: Display file: Дисплейный файл: Open document Открыть документ Not Specified Не указан Qucsator Qucsator Ngspice Ngspice SpiceOpus SpiceOpus Xyce Xyce Xyce (Serial) Xyce (последовательный) Xyce (Parallel) Xyce (параллельный) Save netlist Сохранить список цепей Lossy inductor Индуктор с потерями Inductance Индуктивность Quality factor Добротность Frequency at which Q is measured Частота, на которой измеряется Q Q frequency profile Частотный профиль Q Inductor with Q Катушка с добротностью Lossy capacitor Конденсатор с потерями Capacitance Ёмкость Capacitor with Q Конденсатор с добротностью The load has not resistive part. It cannot be matched using the quarter wavelength method У нагрузки нет резистивной части. Её нельзя согласовать с помощью четвертьволнового метода Reactive loads cannot be matched. Only the real part will be matched Реактивные нагрузки нельзя согласовать. Будет согласована только действительная часть Chebyshev weighting for N>7 is not available Взвешивание Чебышева для N>7 недоступно The load is reactive. It cannot be matched using the quarter wavelength method Нагрузка является реактивной. Её нельзя согласовать с помощью четвертьволнового метода Exponential Tapered line Экспоненциальная коническая линия Characteristic impedance at port 1 Характеристическое сопротивление на выводе 1 Characteristic impedance at port 2 Характеристическое сопротивление на выводе 2 Line length Длина линии Taper weighting Коническое взвешивание Maximum ripple (Klopfenstein taper only) Максимальная пульсация (только конус Клопфенштайна) Tapered line Коническая линия Circular Waveguide Круглый волновод Printed loop inductor Печатный одновитковый индуктор Radius Радиус Circular loop Круглая рамка Mechanical length of the line Механическая длина линии Relative permittivity of dielectric Относительная проницаемость диэлектрика Relative permeability of conductor Относительная проницаемость проводника Loss tangent Тангенс угла потерь Specific resistance of conductor Удельное сопротивление проводника Simulation temperature in degree Celsius Температура моделирования в градусах Цельсия Material parameter for temperature model Материал для температурной модели Port name Имя порта Input port name: Имя входного порта: Planar spiral inductor Плоский спиральный индуктор Spiral type Тип спирали Width of line Ширина линии Inner diameter Внутренний диаметр Spacing between turns Расстояние между витками Number of turns Число витков Spiral inductor Спиральный индуктор .CSPARAM section Раздел .CSPARAM .CSPARAM .CSPARAM .CSPARAM Section Раздел .CSPARAM QucsActiveFilter &File &Файл E&xit &Выйти &View &Вид &Console &Консоль Enables/disables the filter calculation console Включает/выключает консоль результатов расчётов фильтра Console Enables/disables the filter calculation console Консоль Включает/выключает консоль результатов расчётов фильтра &Help &Справка Help... Помощь... &About QucsActiveFilter... &О QucsActiveFilter... About Qt... О Qt... Passband attenuation, Ap (dB) Затухание в полосе пропускания, Ap (дБ) Stopband attenuation, As (dB) Затухание в полосе задерживания, As (дБ) Cutoff frequency, Fc (Hz) Частота среза, Fc (Гц) Stopband frequency, Fs (Hz) Частота полосы задерживания, Fs (Гц) Passband ripple Rp(dB) Пульсация в полосе пропускания, Rp (дБ) Passband gain, Kv (dB) Усиление в полосе пропускания, Kv (дБ) Filter order Порядок фильтров Approximation type: Тип аппроксимации: Butterworth Баттерворт Chebyshev Чебышев Inverse Chebyshev Инверсный Чебышева Cauer (Elliptic) Кауэр (эллиптический) Bessel Бессель Legendre Лежандр User defined Определено пользователем Manually define transfer function Вручную определить передаточную функцию Calculate and copy to clipboard Рассчитать и скопировать в буфер обмена Low Pass Нижних частот General filter amplitude-frequency response Амплитудно-частотная характеристика фильтра общего вида Unable to implement filter with such parameters and topology Change parameters and/or topology and try again! Невозможно рассчитать фильтр с такими характеристиками и схемотехникой. Измените исходные данные и повторите расчёт! Filter calculation was successful Расчёт фильтра завершён успешно Filter calculation terminated with error! Были ошибки в расчёте фильтра! Filter calculation terminated with error Были ошибки в расчёте фильтра Lower cutoff frequency, Fl (Hz) Нижняя частота среза, Fl (Гц) Copyright (C) 2014, 2015 by Copyright (C) 2014, 2015 Filter topology Схемотехника фильтра Filter type: Тип фильтра: High Pass Верхних частот (ФВЧ) Band Pass Полоса пропускания Band Stop Режекторный Multifeedback (MFB) С многопетлевой обратной связью Sallen-Key (S-K) Саллена - Ки Cauer section Звено фильтра Кауэра Filter parameters Параметры фильтра Transfer function and Topology Передаточная функция и схемотехника Filter topology preview Просмотр схемы звена фильтра Filter calculation console Результаты расчётов фильтра Ready. Готово. Upper cutoff frequency of band-pass/band-stop filter is less than lower. Unable to implement such filter. Change parameters and try again. Верхняя частота среза полосового или режекторного фильтра ниже, чем нижняя. Невозможно рассчитать такой фильтр. Измените исходные данные и повторите расчёт. Unable to use Cauer section for Chebyshev or Butterworth frequency response. Try to use another topology. Невозможно использовать звено фильтра Кауэра для фильтра Баттерворта или Чебышева. Используйте другую схемотехнику фильтра. Unable to use MFB filter for Cauer or Inverse Chebyshev frequency response. Try to use another topology. Невозможно использовать фильтр с многопетлевой обратной связью для фильтра Кауэра или инверсного фильтра Чебышева. Используйте другую схемотехнику фильтра. Function will be implemented in future version Функция будет реализована в следующей версии Upper cutoff frequency, Fu (Hz) Верхняя частота среза Fu (Гц) Transient bandwidth, TW (Hz) Ширина переходной области, TW (Гц) Error! Ошибка! Active filter design Дизайн активного фильтра About... О... Active Filter synthesis program Программа синтеза активного фильтра About Qt О Qt QucsApp Schematic Схема Symbol only Только символ Data Display Окно просмотра данных Qucs Documents Документы Qucs VHDL Sources Исходные тексты VHDL Verilog Sources Исходные тексты Verilog Verilog-A Sources Исходные тексты Verilog-A Octave Scripts Скрипты Octave Spice Files Файлы Spice Any File Любой файл The schematic search path has been refreshed. Путь для поиска файла схемы был обновлён. Verilog Verilog VHDL VHDL QucsatorRF found at: QucsatorRF найден в: You can specify another location later using Simulation->Simulators Setings Вы можете указать другое местоположение позже, используя «Моделирование» -> «Настройки симуляторов» NOTE: Only QucsatorRF found. This simulator is not recommended for general purpose schematics. Please install Ngspice. ПРИМЕЧАНИЕ: Обнаружен только движок QucsatorRF. Этот симулятор не рекомендуется использовать для схем общего назначения. Установите Ngspice. No simulators found automatically. Please specify simulators in the next dialog window. Симуляторы не найдены автоматически. Пожалуйста, укажите симуляторы в следующем диалоговом окне. Open file Открыть файл Document opened in read-only mode! Simulation will not work. Please copy the document to the directory where you have write permission! Документ открыт в режиме только для чтения! Моделирование не будет работать. Скопируйте документ в каталог, для которого у вас есть права на запись! Open example… Открыть пример… Select example schematic Выберите схему-пример Open example canceled Открытие примера отменено Simulate schematic Моделировать схему DC bias simulation mode is not supported for digital schematic! Режим симуляции рабочей точки по постоянному току не поддерживается для цифровой схемы! Schematics Схемы New Создать Qucs Qucs Default simulator is not specified yet. Please setup it in the next dialog window. If you have no simulators except Qucs installed in your system leave default Qucsator setting and simple press Apply button Симулятор по умолчанию ещё не указан. Настройте его в следующем диалоговом окне. Если в системе установлен только симулятор Qucs, оставьте значение по умолчанию (Qucsator) и просто нажмите кнопку «Применить» Main Dock Главное прикрепляемое окно Open Открыть Delete Удалить Projects Проекты content of project directory содержимое каталога проекта Content Содержание content of current project содержимое текущего проекта Search Components Компоненты для поиска Clear Очистить Components Компоненты components and diagrams компоненты и диаграммы Manage Libraries Управление библиотеками Libraries Библиотеки system and user component libraries системные и пользовательские библиотеки компонентов Octave Dock Прикрепляемое окно Octave Error Ошибка Cannot open "%1". Не удаётся открыть "%1". Library is corrupt. Библиотека повреждена. Info Информация Default icon not found: %1.png Значок по умолчанию не найден: %1.png -port -портовый Copying Qucs document Копирование документа Qucs The document contains unsaved changes! В документе есть несохранённые изменения! Do you want to save the changes before copying? Хотите сохранить изменения перед копированием? &Ignore Проп&устить &Save &Сохранить Copy file Копировать файл Enter new name: Введите новое имя: error ошибка Cannot rename an open file! Не удаётся переименовать открытый файл! Rename file Переименовать файл Cannot delete an open file! Невозможно удалить открытый файл! Warning Предупреждение This will delete the file permanently! Continue ? Это безвозвратно удалит файл! Продолжить ? No Нет Yes Да unknown неизвестный Verilog source Исходный текст Verilog Verilog-A source Исходный текст Verilog-A VHDL source Исходник VHDL data file файл с данными data display окно просмотра данных schematic Схема symbol обозначение VHDL configuration Конфигурация VHDL configuration конфигурация Cannot create work directory ! Не удаётся создать рабочий каталог! Cannot create project directory ! Не удаётся создать каталог проекта! Cannot access project directory: Не удаётся получить доступ к каталогу проекта: - Project: - Проект: Choose Project Directory for Opening Выберите каталог проекта для открытия No project is selected ! Проект не выбран ! Cannot remove directory: %1 Не удалось удалить каталог: %1 Cannot delete file: %1 Не удалось удалить файл: %1 Search results Результаты поиска Set simulator Установить симулятор Ngspice found at: Ngspice найден в: You can specify another location later using Simulation->Simulators Setings Вы можете указать другое местоположение позже, используя «Моделирование» -> «Настройки симуляторов» Ngspice not found automatically. Please specify simulators in the next dialog window. Ngspice не найден автоматически. Пожалуйста, укажите симуляторы в следующем диалоговом окне. Search Lib Components Поиск библиотечных компонентов Show model Показать модель verilog-a user devices пользовательские модели verilog-a Cannot copy file to identical name: %1 Нельзя копировать файл в идентичное имя: %1 Cannot copy schematic: %1 Не удаётся скопировать схему: %1 Enter new filename: Введите новое имя файла: Cannot rename file: %1 Не удаётся переименовать файл: %1 Cannot access project directory: %1 Не удаётся получить доступ к каталогу проекта: %1 Project directory name does not end in '_prj'(%1) Имя каталога проекта не заканчивается на '_prj'(%1) Project: Проект: No project Нет проекта Project directory name does not end in '_prj' (%1) Имя каталога проекта не заканчивается на '_prj'(%1) Cannot delete an open project ! Невозможно удалить открытый проект ! This will destroy all the project files permanently ! Continue ? Это безвозвратно удалит все файлы проекта ! Продолжить ? &Yes &Да &No &Нет Cannot remove project directory! Не удаётся удалить каталог проекта! Choose Project Directory for Deleting Выберите каталог проекта для удаления No project is selected! Проект не выбран! Creating new schematic... Создание новой схемы... Ready. Готово. Creating new text editor... Создание нового текстового редактора... Opening file... Открытие файла... Enter a Schematic Name Введите имя схемы Opening aborted Открытие прервано Saving file... Сохранение файла... Saving aborted Сохранение прервано Qucs Netlist Схема Qucs SPICE Netlist Список соединений SPICE Plain Text Простой текст Subcircuit symbol Символ подсхемы Enter a Document Name Введите имя документа The file ' Файл ' ' already exists! ' уже существует! Saving will overwrite the old one! Continue? Сохранение приведет к перезаписи прежнего файла! Продолжить? Cancel Отменить Cannot overwrite an open document Не удаётся перезаписать открытый документ Saving file under new filename... Сохранение файла под новым именем... Saving all files... Сохранение всех файлов... Closing file... Закрытие файла... Closing Qucs document Закрытие документа Qucs Do you want to save the changes before closing? Хотите сохранить изменения перед закрытием? &Discard &Закрыть без сохранения Open examples directory... Отрыть каталог с примерами... untitled без названия Printing... Печать... Exiting application... Выход из приложения... No simulations found. Tuning not possible. Please add at least one simulation. Моделирований не обнаружено. Тюнинг невозможен. Пожалуйста, добавьте хотя бы одно моделирование. Tuning not possible for digital simulation. Only analog simulation supported. Тюнинг невозможен для цифрового моделирования. Поддерживается только аналоговое моделирование. Tuning has no effect without diagrams. Add at least one diagram on schematic. Без диаграмм тюнинг не имеет никакого эффекта. Добавьте хотя бы одну диаграмму в схему. Symbol editing supported only for schematics and Verilog-A documents! Редактирование символов поддерживается только для схем и документов Verilog-A! Attaching symbols to Verilog-A sources is deprecated and not recommended for new designs. Use SPICE generic device instead. See the documentation for more details. Функция добавления символов к исходным текстам Verilog-A устарела и не рекомендуется к использованию в новых проектах. Воспользуйтесь типовым устройством SPICE. Подробные сведения доступны в документации. Schematic not saved! Simulation of unsaved schematic not possible. Save schematic first! Схема не сохранена! Невозможно смоделировать несохранённую схему. Сначала выполните сохранение схемы! Simulation of text document is not possible! Моделирование текстового документа невозможно! This action is supported only for SPICE simulators! Это действие поддерживается только для симуляторов SPICE! Save CDL netlist failed! Не удалось сохранить список соединений CDL! Save Verilog-A module Сохранить модуль Verilog-A Build Verilog-A module Собрать модуль Verilog-A This schematic is not a subcircuit! Use subcircuit to crete Verilog-A module! Эта схема не является подсхемой! Используйте подсхему для создания модуля Verilog-A! Quit... Закончить... Do you really want to quit? Действительно хотите выйти из приложения? The document was modified by another program ! Этот документ изменён другой программой! Do you want to reload or keep this version ? Хотите перезагрузить или оставить эту версию? Reload Перезагрузить Keep it Оставить Cannot create Не удаётся создать No page set ! Не настроена страница ! Cannot start "%1"! Не удаётся запустить программу "%1"! Could not load S[1,1]. Невозможно загрузить S[1,1]. Could not load S[1,2]. Невозможно загрузить S[1,2]. Could not load S[2,1]. Невозможно загрузить S[2,1]. Could not load S[2,2]. Невозможно загрузить S[2,2]. Wrong dependency! Неправильная зависимость! Cutting selection... Вырезание выделенной области... Copying selection to clipboard... Копирование выбранной области в буфер обмена... At least two elements must be selected ! Должно быть выбрано хотя бы два элемента! Opening aborted, file not found. Невозможно открыть файл. Файл не найден. Cannot start text editor! %1 Не удалось запустить текстовый редактор! %1 Show netlist Показать список цепей Not a schematic tab! Не является вкладкой схемы! Executable %1 not found! (%2) Исполняемый файл %1 не найден! (%2) Cannot start %1 program! (%2) Не удаётся запустить программу %1! (%2) Layouting of display pages is not supported! Макетирование страниц просмотра не поддерживается! Cannot write netlist! Невозможно записать список цепей! Digital schematic not supported! Цифровая схема не поддерживается! Layouting of text documents is not supported! Макетирование текстовых документов не поддерживается! Cannot start Qucs-RFLayout: %1 Не удаётся запустить Qucs-RFLayout: %1 No project open! Нет открытых проектов! Select files to copy Выбор файлов для копирования No files copied. Файлы не скопированы. Cannot open "%1" ! Не удаётся открыть файл "%1" ! Overwrite Заменить File "%1" already exists. Overwrite ? Файл "%1" уже существует. Заменить ? Cannot create "%1" ! Не удаётся создать файл "%1" ! Cannot read "%1" ! Не удаётся прочитать файл "%1"! Cannot write "%1" ! Не удаётся записать файл "%1" ! Please open project with subcircuits! Откройте проект с подсхемами! Please open project first! Сначала откройте проект! Please select a diagram graph! Выберите график диаграммы! Enter an Output File Name Введите имя выходного файла CSV file файл CSV Output file already exists! Выходной файл уже существует! Overwrite it? Заменить его? Symbol files not found in: %1 Is the project open? Have you saved the Verilog-A symbols? Файлы обозначений не найдены в %1 Проект открыт? Вы сохранили обозначения Verilog-A? admsXml admsXml Compiler Компилятор admsXml Dock Прикрепляемое окно admsXml OpenVAF OpenVAF OpenVAF Dock Прикрепляемое окно OpenVAF &New &Создать Creates a new document Создаёт новый документ New Creates a new schematic or data display document Создать Создаёт новую схему или документ для просмотра данных New &Text Новый &текст Ctrl+Shift+V Ctrl+Shift+V Creates a new text document Создаёт новый текстовый документ New Text Creates a new text document Новый текст Создаёт новый текстовый документ &Open... &Открыть... Opens an existing document Открывает существующий документ Open File Opens an existing document Открыть файл Открывает существующий документ Saves the current document Сохраняет текущий документ Save File Saves the current document Сохранить файл Сохраняет текущий документ Save as... Сохранить как... Saves the current document under a new filename Сохраняет текущий документ под другим именем Save As Saves the current document under a new filename Сохранить как Сохраняет текущий документ под другим именем Save &All Сохранить &все Ctrl+Shift+S Ctrl+Shift+S Saves all open documents Сохраняет все открытые документы Save All Files Saves all open documents Сохранить все файлы Сохраняет все открытые документы &Close З&акрыть Closes the current document Закрывает текущий документ Close File Closes the current document Закрыть файл Закрывает текущий документ Clear Recent Очистить недавнее &Examples &Примеры Opens a file explorer with example documents Открывает обозреватель файлов с документами примеров Examples Opens a file explorer with example documents Примеры Открывает обозреватель файлов с документами примеров &Edit Circuit Symbol &Изменить обозначение схемы Edits the symbol for this schematic Правка обозначения для этой схемы Edit Circuit Symbol Edits the symbol for this schematic Изменить обозначение схемы Правка обозначения для этой схемы &Document Settings... Настройки &документа... Ctrl+. Ctrl+. Document Settings Настройки документа Settings Sets properties of the file Настройки Устанавливает свойства файла &Print... На&печатать... Prints the current document Печатает текущий документ Print File Prints the current document Напечатать файл Печатает текущий документ Print Fit to Page... Печать по размеру страницы... Ctrl+Shift+P Ctrl+Shift+P Print Fit to Page Печать по размеру страницы Print Fit to Page Print and fit content to the page size Печать по размеру страницы Напечатать и согласовать содержимое с размером страницы E&xit &Выйти Quits the application Заканчивает работу приложения Exit Quits the application Выйти Заканчивает работу приложения Application Settings... Настройки программы... Ctrl+, Ctrl+, Application Settings Настройки программы Qucs Settings Sets properties of the application Настройки Qucs Настраивает параметры программы Refresh Search Path... Обновить путь для поиска... Refresh Search Path Обновить путь для поиска Refresh Path Rechecks the list of paths for subcircuit files. Обновить путь Перепроверяет список путей для файлов подсхемы. Align top По верху Ctrl+T Ctrl+T Align top selected elements Выровнять выделенные элементы по верху Align top Align selected elements to their upper edge По верху Выравнивает выделенные элементы по их верхнему краю Align bottom По низу Align bottom selected elements Выровнять выделенные элементы по низу Align bottom Align selected elements to their lower edge По низу Выравнивает выделенные элементы по их нижнему краю Align left По левому краю Align left selected elements Выровнять выделенные элементы по левому краю Align left Align selected elements to their left edge По левому краю Выравнивает выделенные элементы по их левому краю Align right По правому краю Align right selected elements Выровнять выделенные элементы по правому краю Align right Align selected elements to their right edge По правому краю Выравнивает выделенные элементы по их правому краю Distribute horizontally Распределить по горизонтали Distribute equally horizontally Равномерно распределить по горизонтали Distribute horizontally Distribute horizontally selected elements Распределить по горизонтали Распределяет выделенные элементы по горизонтали Distribute vertically Распределить по вертикали Distribute equally vertically Равномерно распределить по вертикали Distribute vertically Distribute vertically selected elements Распределить по вертикали Распределяет выделенные элементы по вертикали Center horizontally Центрировать по горизонтали Center horizontally selected elements Центрировать по горизонтали выделенные элементы Center horizontally Center horizontally selected elements Центрировать по горизонтали Центрировать по горизонтали выделенные элементы Center vertically Центрировать по вертикали Center vertically selected elements Центрировать по вертикали выделенные элементы Center vertically Center vertically selected elements Центрировать по вертикали Центрировать по вертикали выделенные элементы Set on Grid Выравнивать по сетке Ctrl+U Ctrl+U Sets selected elements on grid Привязывает выделенные элементы к сетке Set on Grid Sets selected elements on grid Привязать к сетке Привязывает выделенные элементы к сетке Move Component Text Переместить текст компонента Ctrl+K Ctrl+K Moves the property text of components Перемещает текст со свойствами компонента Move Component Text Moves the property text of components Переместить текст компонента Перемещает текст со свойствами компонента Replace... Заменить... Replace component properties or VHDL code Изменить свойства компонента или текст программы на VHDL Replace Change component properties or text in VHDL code Заменить Изменить свойства компонента или текст программы на VHDL Cu&t &Вырезать Ctrl+X Ctrl+X Cuts out the selection and puts it into the clipboard Вырезает выделенное и помещает его в буфер обмена Cut Cuts out the selection and puts it into the clipboard Вырезать Вырезает выделенное и помещает его в буфер обмена &Copy С&копировать Copies the selection into the clipboard Копирует выделенное в буфер обмена Copy Copies the selection into the clipboard Копировать Копирует выделенное в буфер обмена &Paste Вст&авить Pastes the clipboard contents to the cursor position Вставляет содержимое буфера обмена в позицию курсора Paste Pastes the clipboard contents to the cursor position Вставить Вставляет содержимое буфера обмена в позицию курсора &Delete &Удалить Deletes the selected components Удаляет выделенные компоненты Delete Deletes the selected components Удалить Удаляет выделенные компоненты Find... Найти... Find a piece of text Найти текст Find Searches for a piece of text Поиск Поиск текста Export as image... Сохранить как изображение... Exports the current document to an image file Экспортирует текущий документ в файл изображения Export as image Exports the current document to an image file Экспортировать как изображение Экспортирует текущий документ в файл изображения &Undo &Отменить Undoes the last command Отменяет последнюю команду Undo Makes the last action undone Отменить Отменяет последнее действие &Redo Ве&рнуть Redoes the last command Повторяет последнюю команду Redo Repeats the last action once more Вернуть Повторяет последнее действие еще раз &New Project... &Новый проект... Ctrl+Shift+N Ctrl+Shift+N Creates a new project Создаёт новый проект New Project Creates a new project Новый проект Создаёт новый проект &Open Project... &Открыть проект... Ctrl+Shift+O Ctrl+Shift+O Opens an existing project Открывает существующий проект Open Project Opens an existing project Открыть проект Открывает существующий проект &Delete Project... У&далить проект... Ctrl+Shift+D Ctrl+Shift+D Deletes an existing project Удаляет существующий проект Delete Project Deletes an existing project Удалить проект Удаляет существующий проект &Close Project &Закрыть проект Ctrl+Shift+W Ctrl+Shift+W Closes the current project Закрывает текущий проект Close Project Closes the current project Закрыть проект Закрывает текущий проект &Add Files to Project... &Добавить файлы к проекту... Ctrl+Shift+A Ctrl+Shift+A Copies files to project directory Копирует файлы в каталог проекта Add Files to Project Copies files to project directory Добавить файлы к проекту Копирует файлы в каталог проекта Create &Library... Создать &библиотеку... Ctrl+Shift+L Ctrl+Shift+L Create Library from Subcircuits Создать библиотеку из подсхем Create Library Create Library from Subcircuits Создать библиотеку Создать библиотеку из подсхем S-parameter Viewer Просмотрщик S-параметров Starts S-parameter viewer Запускает просмотрщик S-параметров S-parameter Viewer Starts S-parameter viewer Просмотрщик S-параметров Запускает просмотрщик S-параметров Tune Тюнинг Tuner Тюнинг Allows to live tune variables and show the result in the dataview Позволяет настраивать переменные в реальном времени и отображать результат в представлении данных Save CDL netlist Сохранить список соединений CDL Show Grid (current document) Показать сетку (текущий документ) Alt+G Alt+G Show or hide the grid for the current document. Показать или скрыть сетку для текущего документа. Show / Hide Grid Show or hide the grid for the current document. Показать/скрыть сетку Показать или скрыть сетку для текущего документа. &About Qucs-S &О программе Qucs-S &About Qt &О Qt Create &Package... Создать &пакет... Ctrl+Shift+Y Ctrl+Shift+Y Create compressed Package from Projects Создать сжатый пакет из проектов Create Package Create compressed Package from complete Projects Создать пакет Создать сжатый пакет из завершённых проектов E&xtract Package... &Распаковать пакет... Ctrl+Shift+X Ctrl+Shift+X Install Content of a Package Установить содержимое пакета Extract Package Install Content of a Package Распаковать пакет Установить содержимое пакета &Import/Export Data... &Импорт/Экспорт данных... Ctrl+Shift+I Ctrl+Shift+I Convert data file Преобразовать файл данных Import/Export Data Convert data file to various file formats Импорт/Экспорт данных Преобразование файла данных в различные форматы Export to &CSV... Экспортировать в &CSV... New symbol Новый символ Creates a new symbol Создаёт новый символ New Creates a new schematic symbol document Создать Создаёт новый документ схемного обозначения Starts file chooser dialog to open one of example schematics Запускает диалог выбора файла для открытия одной из схем-примеров Examples Start file chooser dialog and open one of example schematics Примеры Запустить диалог выбора файла и открыть одну из схем-примеров Ctrl+Shift+C Ctrl+Shift+C Convert graph data to CSV file Преобразовать данные графика в файл CSV Export to CSV Convert graph data to CSV file Экспортировать в CSV Преобразовать данные графика в файл CSV Build Verilog-A module... Собрать модуль Verilog-A... Run admsXml and C++ compiler Запустить компилятор admsXml и C++ Build Verilog-A module Runs amdsXml and C++ compiler Собрать модуль Verilog-A... Запускает компилятор admsXml и C++ Load Verilog-A module... Загрузить модуль Verilog-A... Select Verilog-A symbols to be loaded Выберите обозначения Verilog-A для загрузки Load Verilog-A module Let the user select and load symbols Загрузить модуль Verilog-A Позволить пользователю выбрать и загрузить обозначения View All Показать всё Show the whole page Показать всю страницу View All Shows the whole page content Показать всё Просмотр содержимого всей страницы Zoom to selection Приблизить к выделению Z Z Zoom to selected components Приблизить к выбранным компонентам Zoom to selection Zoom to selected components Приблизить к выделению Приблизить к выбранным компонентам View 1:1 Масштаб 1:1 Views without magnification Просмотр без увеличения View 1:1 Shows the page content without magnification Масштаб 1:1 Показывает содержимое страницы без увеличения Zoom in Увеличить масштаб Zooms into the current view Увеличивает текущее изображение Zoom in Zooms the current view Увеличить масштаб Увеличивает текущее изображение Zoom out Уменьшить масштаб Zooms out the current view Уменьшает текущее изображение Zoom out Zooms out the current view Уменьшить масштаб Уменьшает текущее изображение Select Выделить Activate select mode Активировать режим выделения Select Activates select mode Выделить Активирует режим выделения Select All Выделить все Ctrl+A Ctrl+A Selects all elements Выделяет все элементы Select All Selects all elements of the document Выделить все Выделяет все элементы документа Select Markers Выбрать маркеры Ctrl+Shift+M Ctrl+Shift+M Selects all markers Выбирает все маркеры Select Markers Selects all diagram markers of the document Выбрать маркеры Выбирает все диаграммные маркеры документа Rotate Повернуть Ctrl+R Ctrl+R Rotates the selected component by 90� Поворачивает выделенный компонент на 90� Rotate Rotates the selected component by 90� counter-clockwise Повернуть Поворачивает выделенный компонент на 90� против часовой стрелки Ctrl+W Ctrl+W Power combining Суммирование мощности Ctrl+7 Ctrl+7 Starts QucsPowerCombining Запускается QucsPowerCombining Power combining Starts power combining calculation program Суммирование мощности Запускает программу расчёта суммирования мощности Data files converter Конвертер файлов данных Ctrl+8 Ctrl+8 RF Layout РЧ-макет Ctrl+9 Ctrl+9 Starts Qucs-RFLayout Запускает Qucs-RFLayout View Data Display/Schematic Changes to data display or schematic page Просмотр данных/схемы Переход между просмотром данных или схемы Set Diagram Limits Установить пределы диаграммы Pick the diagram limits using the mouse. Right click for default. Укажите границы диаграммы с помощью мыши. Щелкните правой кнопкой мыши по умолчанию. Set Diagram Limits Pick the diagram limits using the mouse. Right click for default. Установить пределы диаграммы Укажите пределы диаграммы с помощью мыши. Правый клик по умолчанию. Reset Diagram Limits Сбросить пределы диаграммы Ctrl+Shift+E Ctrl+Shift+E Resets the limits for all axis to auto. Сбрасывает пределы для всех осей на автоматические. Reset Diagram Limits Resets the limits for all axis to auto. Сбросить пределы диаграммы Сбрасывает пределы для всех осей на автоматические. Simulators Settings... Настройка симуляторов... &About Qucs-S... &О программе Qucs-S... Rotates the selected component by 90° Поворачивает выделенный компонент на 90° Rotate Rotates the selected component by 90° counter-clockwise Повернуть Поворачивает выделенный компонент на 90° против часовой стрелки Mirror about X Axis Развернуть по оси X Ctrl+J Ctrl+J Mirrors the selected item about X Axis Поворачивает выделенный объект относительно оси X(зеркально) Mirror about X Axis Mirrors the selected item about X Axis Развернуть относительно оси X Поворачивает выделенный объект относительно оси X(зеркально) Mirror about Y Axis Развернуть по оси Y Ctrl+M Ctrl+M Mirrors the selected item about Y Axis Поворачивает выделенный объект относительно оси Y(зеркально) Mirror about Y Axis Mirrors the selected item about Y Axis Развернуть относительно оси Y Поворачивает выделенный объект относительно оси Y(зеркально) Go into Subcircuit Войти в подсхему Ctrl+I Ctrl+I Goes inside the selected subcircuit Переходит внутрь выделенной подсхемы Go into Subcircuit Goes inside the selected subcircuit Войти в подсхему Переходит внутрь выделенной подсхемы Pop out Выйти Ctrl+H Ctrl+H Pop outside subcircuit Выйти из подсхемы Pop out Goes up one hierarchy level, i.e. leaves subcircuit Выйти Поднимает на один уровень иерархии вверх, т. е. покидает подсхему Deactivate/Activate Деактивировать/Активировать Ctrl+D Ctrl+D Deactivate/Activate selected components Выключить/Включить выделенные компоненты Deactivate/Activate Deactivate/Activate the selected components Выключить/Включить Выключить/Включить выделенные компоненты Insert Equation Вставить уравнение Ctrl+< Ctrl+< Inserts an equation Вставляет уравнение Insert Equation Inserts a user defined equation Вставить уравнение Вставляет определённое пользователем уравнение Insert Ground Вставить землю Ctrl+G Ctrl+G Inserts a ground symbol Вставляет обозначение земли Insert Ground Inserts a ground symbol Вставить землю Вставляет обозначение земли Insert Port Вставить вывод Inserts a port symbol Вставляет обозначение вывода Insert Port Inserts a port symbol Вставить вывод Вставляет обозначение вывода Wire Проводник Ctrl+E Ctrl+E Inserts a wire Вставляет проводник Wire Inserts a wire Проводник Вставляет проводник Wire Label Метка проводника Ctrl+L Ctrl+L Inserts a wire or pin label Вставляет метку проводника или вывода Wire Label Inserts a wire or pin label Метка проводника Вставляет метку проводника или вывода VHDL entity Объект VHDL Ctrl+Space Ctrl+пробел Inserts skeleton of VHDL entity Вставляет каркас объекта VHDL VHDL entity Inserts the skeleton of a VHDL entity Объект VHDL Вставляет каркас объекта VHDL Text Editor Текстовый редактор Ctrl+1 Ctrl+1 Starts the Qucs text editor Запускает текстовый редактор Qucs Text editor Starts the Qucs text editor Текстовый редактор Запускает текстовый редактор Qucs Filter synthesis Синтез фильтров Ctrl+2 Ctrl+2 Starts QucsFilter Запускает программу QucsFilter Filter synthesis Starts QucsFilter Синтез фильтров Запускает программу QucsFilter Active filter synthesis Синтез активных фильтров Ctrl+3 Ctrl+3 Starts QucsActiveFilter Запускается QucsActiveFilter Active filter synthesis Starts QucsActiveFilter Синтез активных фильтров Запускает программу QucsActiveFilter Line calculation Расчёт линии Ctrl+4 Ctrl+4 Starts QucsTrans Запускает программу QucsTrans Line calculation Starts transmission line calculator Расчёт линии Запускает программу расчёта линии передачи Component Library Библиотека компонентов Starts QucsLib Запускает QucsLib Component Library Starts component library program Библиотека компонентов Запускает программу ведения библиотеки компонентов Matching Circuit Согласованная цепь Ctrl+5 Ctrl+5 Creates Matching Circuit Создаёт согласованную сеть Matching Circuit Dialog for Creating Matching Circuit Согласованная цепь Диалог создания согласованной цепи Attenuator synthesis Синтез аттенюатора Ctrl+6 Ctrl+6 Starts QucsAttenuator Запускает QucsAttenuator Attenuator synthesis Starts attenuator calculation program Синтез аттеньюатора Запускает программу расчёта аттенюатора Resistor color codes Цветовые коды резисторов Starts Qucs resistor color codes Запускает Qucs цветовые коды резисторов Resistor color codes Starts standard resistor color code computation program Цветовые коды резисторов Запуск стандартной программы расчёта цветовой маркировки резисторов Simulate Моделировать Simulates the current schematic Моделирует текущую схему Simulate Simulates the current schematic Моделировать Моделирует текущую схему View Data Display/Schematic Просмотр данных/схемы Changes to data display or schematic page Переход между просмотром данных или схемы View Data Display/Schematic Просмотр данных/схемы Calculate DC bias Расчёт рабочей точки по постоянному току Calculates DC bias and shows it Рассчитывает рабочую точку по постоянному току и показывает её Calculate DC bias Calculates DC bias and shows it Расчёт рабочей точки по постоянному току Рассчитывает рабочую точку по постоянному току и показывает её Save netlist Сохранить список цепей Save netlist to file Сохранить список цепей в файл Set Marker on Graph Установить маркер на диаграмме Sets a marker on a diagram's graph Устанавливает маркер на графике диаграммы Set Marker Sets a marker on a diagram's graph Установить маркер Устанавливает маркер на графике диаграммы Show Last Messages Показать последние сообщения Shows last simulation messages Показывает сообщения последнего моделирования Show Last Messages Shows the messages of the last simulation Показать последние сообщения Показывает сообщения последнего моделирования Show Last Netlist Показать последнюю схему Shows last simulation netlist Показывает последнюю смоделированную схему Show Last Netlist Shows the netlist of the last simulation Показать последнюю схему Показывает последнюю смоделированную схему Select default simulator Выбрать симулятор по умолчанию Build Verilog-A module from subcircuit Собрать модуль Verilog-A из подсхемы Tool&bar Панель &инструментов Enables/disables the toolbar Включает/выключает панель инструментов Toolbar Enables/disables the toolbar Панель инструментов Включает/выключает панель инструментов &Statusbar &Строка состояния Enables/disables the statusbar Включает/выключает строку состояния Statusbar Enables/disables the statusbar Строка состояния Включает/выключает строку состояния &Dock Window &Боковая панель Enables/disables the browse dock window Включает/выключает боковую панель Browse Window Enables/disables the browse dock window Окно просмотра Включает/выключает закреплённое окно просмотра &Octave Window &Окно Octave Shows/hides the Octave dock window Показывает/скрывает закреплённое окно Octave Octave Window Shows/hides the Octave dock window Окно Octave Показывает/скрывает закреплённое окно Octave Help Index... Содержание справки... Index of Qucs Help Содержание справки Qucs Help Index Index of intern Qucs help Содержание справки Содержание встроенной справки Qucs Getting Started... Быстрый старт... Getting Started with Qucs Быстрый старт в Qucs Getting Started Short introduction into Qucs Быстрый старт Краткое введение в Qucs &About Qucs... &О Qucs... About the application О программе About About the application О О программе About Qt... О Qt... About Qt О Qt About Qt About Qt by Trolltech О Qt О Trolltech Qt &File &Файл Open Recent Открыть недавнее &Edit &Правка P&ositioning Рас&положение &Insert &Вставка &Project &Проект &Tools &Инструменты Compact modelling Компактное моделирование &Simulation &Моделирование &View &Вид &Help &Справка &Technical Papers &Технические документы Open Открыть Open Открыть Technical &Reports Технические &отчёты T&utorials &Учебники File Файл Edit Правка View Вид Work Работать no warnings нет предупреждений Warnings in last simulation! Press F5 Предупреждения в последнем моделировании! Нажмите F5 QucsAttenuator &File &Файл &Quit &Выход &Help &Справка &About &О программе About Qt... О Qt... Topology Схемотехника Input Ввод Attenuation: Ослабление: Pin: Вывод: Freq: Частота: Put into Clipboard Поместить в буфер обмена R4: R4: Copyright (C) 2024 by Copyright (C) 2024 1 1 dB дБ Zin: Zвх: 50 50 Ohm Ом Zout: Zвых: Calculate and put into Clipboard Рассчитать и поместить в буфер обмена Output Вывод R1: R1: -- -- R2: R2: R3: R3: Result: Результат: Qucs Attenuator Help Справка Qucs по аттенюатору QucsAttenuator is an attenuator synthesis program. To create a attenuator, simply enter all the input parameters and press the calculation button. Immediately, the schematic of the attenuator is calculated and put into the clipboard. Now go to Qucs, open an schematic and press CTRL-V (paste from clipboard). The attenuator schematic can now be inserted. Have lots of fun! QucsAttenuator — это программа синтеза аттенюаторов. Для создания аттенюатора нужно просто ввести все входные параметры и нажать кнопку расчёта. Сразу после этого схема аттенюатора рассчитывается и помещается в буфер обмена. Теперь нужно перейти в Qucs, открыть документ схемы и нажать CTRL-V (вставить из буфера обмена). Схема аттенюатра теперь может быть вставлена. Удачи! QucsAttenuator is an attenuator synthesis program. To create a attenuator, simply enter all the input parameters and press the calculation button. Immediatly, the schematic of the attenuator is calculated and put into the clipboard. Now go to Qucs, open an schematic and press CTRL-V (paste from clipboard). The attenuator schematic can now be inserted. Have lots of fun! QucsAttenuator - это программа синтеза аттенюаторов. Для создания аттенюатора нужно просто ввести все входные параметры и нажать кнопку расчёта. Сразу после этого схема аттенюатора рассчитывается и помещается в буфер обмена. Теперь нужно перейти в Qucs, открыть документ схемы и нажать CTRL-V (вставить из буфера обмена). Схема аттенюатра теперь может быть вставлена. Удачи! About Qt О Qt About... О... Attenuator synthesis program Программа синтеза аттенюатора Copyright (C) 2006 by Copyright (C) 2006 Success! Успешно! Error: Set Attenuation less than %1 dB Ошибка: Установите ослабление меньше чем %1 дБ QucsEdit File: Файл: Line: %1 - Column: %2 Строка: %1 - Столбец: %2 About О программе Quit Выход About... О... Very simple text editor for Qucs Очень простой текстовый редактор для Qucs Copyright (C) 2004, 2005 by Michael Margraf Copyright (C) 2004, 2005 Michael Margraf Enter a Filename Введите имя файла Enter a Document Name Введите имя документа Error Ошибка Cannot write file: Невозможно записать файл: Cannot read file: Не удаётся прочитать файл: Closing document Закрытие документа The text contains unsaved changes! В тексте есть несохранённые изменения! Do you want to save the changes? Вы хотите сохранить изменения? &Save &Сохранить &Discard &Закрыть без сохранения &Cancel О&тменить QucsFilter &File &Файл E&xit &Выйти &Help &Справка Help... Помощь... &About QucsFilter... &О QucsFilter... About Qt... О Qt... Filter Фильтр Realization: Реализация: Filter type: Тип фильтра: Filter class: Класс фильтра: Low pass Нижних частот High pass Верхних частот Band pass Полосно-пропускающий Band stop Полосно-заграждающий Order: Порядок: Corner frequency: Частота среза: Stop frequency: Конечная частота: Stop band frequency: Частота режекторного фильтра: Pass band ripple: Пульсации в полосе: Stop band attenuation: Подавление режекторного фильтра: Impedance: Импеданс: Microstrip Substrate Подложка микрополосковой линии Relative permittivity: Относительная диэлектрическая проницаемость: Substrate height: Высота подложки: metal thickness: Толщина металла: minimum width: минимальная ширина: maximum width: максимальная ширина: Calculate and put into Clipboard Рассчитать и поместить в буфер обмена About... О... Filter synthesis program Программа синтеза фильтра Copyright (C) 2005, 2006 by Copyright (C) 2005, 2006 About Qt О Qt Result: Результат: Error Ошибка Stop frequency must be greater than start frequency. Конечная частота должна быть выше начальной. Filter order must not be less than two. Порядок фильтров не должен быть меньше, чем два. Bessel filter order must not be greater than 19. Порядок фильтра Бесселя должен быть не больше 19. Successful OK Result: -- Результат: -- Start frequency: Начальная частота: Pass band frequency: Частота полосового фильтра: Pass band attenuation: Ослабление полосового фильтра: QucsHelp Qucs Help System Система помощи Qucs Cannot load Help files. Невозможно загрузить файлы помощи. Cannot find: Не могу найти: Setting QUCSDIR variable might be necessary. Может быть необходимой установка переменной QUCSDIR. &Quit &Выход &Back &Назад &Forward &Вперёд &Home В &начало &Previous &Предыдущий &Next &Следующий &Table of Contents &Оглавление Enables/disables the table of contents Включает/выключает оглавление Table of Contents Enables/disables the table of contents Оглавление Включает/выключает оглавление &About Qt &О Qt &File &Файл &View &Вид &Help &Справка Contents Содержание Home В начало QucsLib &File &Файл Manage User &Libraries... &Управление пользовательскими библиотеками... &Quit &Выход &Help &Справка About О программе Component Selection Выбор компонента Search Lib Components Поиск библиотечных компонентов Clear Очистить Component Компонент Copy to clipboard Скопировать в буфер обмена Show Model Показать модель About... О... Library Manager for Qucs Менеджер библиотек для Qucs Copyright (C) 2011-2015 Qucs Team Copyright (C) 2011-2015 Команда Qucs Copyright (C) 2005 by Michael Margraf Copyright (C) 2005 Michael Margraf QucsLib Help Справка по библиотекам Qucs QucsLib is a program to manage Qucs component libraries. On the left side of the application window the available libraries can be browsed to find the wanted component. By clicking on the component name its description can be seen on the right side. The selected component is transported to the Qucs application by clicking on the button "Copy to Clipboard". Being back in the schematic window the component can be inserted by pressing CTRL-V (paste from clipboard). QucsLib - это программа для управления библиотеками компонентов Qucs. В левой стороне окна программы можно просматривать имеющиеся библиотеки, находя нужный компонент. Щелчком левой кнопки мыши на имени компонента можно получить его описание в правой стороне окна. Выделенный компонент можно перенести в программу Qucs нажатием кнопки "Скопировать в буфер обмена". Если вернуться назад в окно редактирования схемы, то этот компонент может быть вставлен нажатием CTRL-V (вставка из буфера обмена). A more comfortable way: The component can also be placed onto the schematic by using Drag n'Drop. Более удобный способ: Компонент также может быть вставлен в схему с помощью перетаскивания. Model Модель Search results Результаты поиска Error Ошибка Cannot open "%1". Не удаётся открыть "%1". Library is corrupt. Библиотека повреждена. QucsPowerCombiningTool Ready! Use CTRL+V to paste the schematic Готово! Воспользуйтесь CTRL+V для вставки схемы Error! The network could not be generated Ошибка! Не удалось создать сеть Bagley Бейгли Tree combiner Древовидный объединитель QucsSettingsDialog Edit Qucs Properties Настройки Qucs Font (set after reload): Шрифт (вступит в действие после перезагрузки): Large font size: Крупный размер шрифта: Document Background Color: Цвет фона документа: Language (set after reload): Язык (вступит в действие после перезагрузки): system language системный язык English Английский German Немецкий French Французский Spanish Испанский Italian Итальянский Polish Польский Romanian Румынский Japanese Японский Swedish Шведский Hungarian Венгерский Hebrew Иврит Portuguese-BR Португальский (Бразилия) Portuguese-PT Португальский (Португалия) Turkish Турецкий Ukrainian Украинский Russian Русский Czech Чешский Catalan Каталанский Arabic Арабский Chinese Китайский Schematic font (set after reload): Шрифт схемы (устанавливается после перезагрузки): Application font (set after reload): Шрифт приложения (устанавливается после перезагрузки): Text document font (set after reload): Шрифт текстового документа (устанавливается после перезагрузки): Kazakh Казахский Maximum undo operations: Максимум операций отмены: Text editor: Текстовый редактор: Set to qucs, qucsedit or the path to your favorite text editor. Установите qucs, qucsedit или путь к вашему любимому текстовому редактору. Start wiring when clicking open node: Начать новый проводник по щелчку на открытом узле: Load documents from future versions: Загрузить документы из будущих версий: Try to load also documents created with newer versions of Qucs. Попробуйте также загрузить документы, созданные в более новых версиях Qucs. Draw diagrams with anti-aliasing feature: Нарисовать диаграммы с функцией сглаживания: Use anti-aliasing for graphs for a smoother appereance. Используйте сглаживание для графов для более гладкого внешнего вида. Draw text with anti-aliasing feature: Нарисовать текст с функцией сглаживания: Use anti-aliasing for text for a smoother appereance. Используйте сглаживание для текста для более гладкого внешнего вида. Use anti-aliasing for graphs for a smoother appearance. Использовать сглаживание для графиков для улучшения внешнего вида. Use anti-aliasing for text for a smoother appearance. Использовать сглаживание для текста для улучшения внешнего вида. Show trace name prefix on diagrams: Показывать префикс имени трассировки на диаграммах: Show prefixes for trace names on diagrams like "ngspice/" Показывать префиксы для имён трассировки на диаграммах (например, «ngspice/») Panel icons theme (set after reload): Тема значков панели (устанавливается после перезагрузки): Components icons theme (set after reload): Тема значков компонентов (устанавливается после перезагрузки): Settings Настройки Grid Color (set after reload): Цвет сетки (устанавливается после перезагрузки): Default graph line thickness: Толщина линии графика по умолчанию: App Style: Стиль приложения: Appearance Внешний вид Colors for Syntax Highlighting: Цвета для подсветки синтаксиса: Comment Комментарий String Строка Integer Number Целое число Real Number Вещественное число Character Символ Data Type тип данных Attribute Атрибут Directive Директива Task Задача Source Code Editor Редактор исходных текстов Register filename extensions here in order to open files with an appropriate program. Зарегистрируйте здесь расширения имён файлов, чтобы они открывались соответствующей программой. Suffix Расширение Program Программа Suffix: Расширение: Program: Программа: Set Применить Remove Удалить File Types Типы файлов Edit the standard paths and external applications Стандартные пути и пути к внешним приложениям Qucs Home: Начало Qucs: Browse Просмотр AdmsXml Path: Путь AdmsXml: ASCO Path: Путь ASCO: Octave Path: Путь Octave: OpenVAF Path: Путь OpenVAF: RF Layout Path: Путь к РЧ-макету: Subcircuit Search Path List Список путей поиска подсхемы Add Path Добавить путь Add Path With SubFolders Добавить путь с подпапками Remove Path Удалить путь Locations Пути к внешним приложениям OK OK Apply Применить Cancel Отменить Default Values Значения по умолчанию Error Ошибка This suffix is already registered! Это расширение уже зарегистрировано! Select the home directory Выбрать домашний каталог Select the admsXml bin directory Выбрать каталог bin для admsXml Select the ASCO bin directory Выбрать каталог bin для ASCO Select the octave executable Выбрать исполняемый файл Octave Select the OpenVAF executable Выбрать исполняемый файл OpenVAF Select the Qucs-RFLayout executable Выбрать исполняемый файл Qucs-RFLayout Select the octave bin directory Выбрать каталог bin для Octave Select a directory Выбрать каталог QucsTranscalc &File &Файл &Load &Загрузить Ctrl+L Ctrl+L &Save &Сохранить Ctrl+S Ctrl+S &Options &Параметры Ctrl+O Ctrl+O &Quit &Выход &Execute &Выполнение &Copy to Clipboard &Скопировать в буфер обмена &Analyze &Анализ &Synthesize &Синтезировать &Help &Справка About О программе Transmission Line Type Тип линии передачи Microstrip Line Микрополосковая линия Coplanar Waveguide Копланарный волновод Grounded Coplanar Заземлённый копланар Rectangular Waveguide Прямоугольный волновод Coaxial Line Коаксиальная линия Coupled Microstrip Связанная микрополосковая линия Stripline Полосковая линия Substrate Parameters Параметры подложки Component Parameters Параметры компонента Physical Parameters Физические параметры Analyze Анализировать Derive Electrical Parameters Расчёт электрических параметров Synthesize Синтезировать Compute Physical Parameters Расчёт физических параметров Electrical Parameters Электрические параметры Calculated Results Рассчитанные результаты Ready. Готово. ErEff Эффективная Er Conductor Losses Потери в проводнике Dielectric Losses Потери в диэлектрике Skin Depth Толщина скин-слоя TE-Modes Поперечно-электрические моды TM-Modes Поперечно-магнитные моды ErEff Even Эффективная Er для чётной моды ErEff Odd Эффективная Er для нечётной моды Conductor Losses Even Омические потери для чётной моды Conductor Losses Odd Омические потери для нечётной моды Dielectric Losses Even Диэлектрические потери для чётной моды Dielectric Losses Odd Диэлектрические потери для нечётной моды Relative Permittivity Относительная диэлектрическая проницаемость Relative Permeability Относительная проницаемость Height of Substrate Высота подложки Height of Box Top Высота крышки Strip Thickness Толщина полоски Strip Conductivity Проводимость полоски Dielectric Loss Tangent Тангенс угла диэлектрических потерь Conductor Roughness Шероховатость проводника Frequency Частота Line Width Толщина линии Line Length Длина линии Characteristic Impedance Характеристическое полное сопротивление Electrical Length Электрическая длина Gap Width Ширина зазора Conductivity of Metal Проводимость металла Magnetic Loss Tangent Тангенс угла магнитных потерь Width of Waveguide Ширина волновода Height of Waveguide Высота волновода Waveguide Length Длина волновода Inner Diameter Внутренний диаметр Outer Diameter Наружный диаметр Length Длина Even-Mode Impedance Полное сопротивление для чётной моды Odd-Mode Impedance Полное сопротивление для нечётной моды Conductor thickness Толщина проводника Substrate height Высота подложки Width Ширина Selected for Calculation Выбрано для вычисления Check item for Calculation Проверьте элемент для расчёта About... О... Transmission Line Calculator for Qucs Калькулятор линий передачи для Qucs Copyright (C) 2001 by Gopal Narayanan Copyright (C) 2001 Gopal Narayanan Copyright (C) 2002 by Claudio Girardi Copyright (C) 2002 Claudio Girardi Copyright (C) 2005 by Stefan Jahn Copyright (C) 2005 Stefan Jahn Copyright (C) 2008 by Michael Margraf Copyright (C) 2008 Michael Margraf Values are consistent. Значения согласуются. Failed to converge! Не сходятся! Values are inconsistent. Значения не согласуются. Loading file... Загрузка файла... Enter a Filename Введите имя файла Transcalc File Файл Transcalc'а Error Ошибка Cannot load file: Невозможно загрузить файл: Loading aborted. Загрузка прервана. Saving file... Сохранение файла... Cannot save file: Невозможно сохранить файл: Saving aborted. Сохранение прервано. Schematic copied into clipboard. Схема скопирована в буфер обмена. Transmission line type not available. Тип линии передачи не доступен. Qucs_S_SPAR_Viewer &File &Файл &Quit &Выход &Open session file &Открыть файл сеанса &Save session as ... &Cохранить сеанс как... &Save session &Cохранить сеанс &Help &Справка &About &О программе About Qt... О Qt... Qucs-S S-parameter Help Помощь по S-параметрам Qucs-S This is a simple viewer for S-parameter data. It can show several .snp files at a time in the same diagram. Trace markers can also be added so that the user can read the trace value at at an specific frequency. Это простой просмотрщик данных S-параметров. Он может отображать несколько файлов .snp одновременно на одной диаграмме. Также можно добавлять маркеры трассировки, чтобы пользователь мог считывать значение трассировки на определенной частоте. About Qt О Qt About... О... Copyright (C) 2024 by Copyright (C) 2024 S-Parameter Files (*.s1p *.s2p *.s3p *.s4p);;All Files (*.*) Файлы S-параметров (*.s1p *.s2p *.s3p *.s4p);;Все файлы (*.*) Warning Предупреждение This file is already in the dataset. Этот файл уже есть в наборе данных. This trace is already shown Эта трассировка уже показана The display contains no traces. Экран не содержит трассировок. Error Ошибка Nothing to save: No data was loaded. Нечего сохранять: данные не загружены. Save session Cохранить сеанс Qucs-S snp viewer session (*.spar); Сеанс просмотра Qucs-S snp (*.spar); Open S-parameter Viewer Session Открыть сеанс просмотра S-параметров SaveDialog Save the modified files Сохранить изменённые файлы Select files to be saved Выбор файлов для сохранения Modified Files Изменённые файлы Abort Closing Прервать закрытие Don't Save Не сохранять Save Selected Сохранить выделенное Untitled Без названия Schematic Title Название Drawn By: Чертил: Date: Дата: Revision: Версия: Edit Text Редактировать текст Edits the Text Редактирует текст Edit Text Edits the text file Редактировать текст Редактируется текстовый файл Edit Schematic Изменить схему Edits the schematic Правка схемы Edit Schematic Edits the schematic Изменить схему Правка схемы Edit Circuit Symbol Изменить обозначение схемы Edits the symbol for this schematic Правка обозначения для этой схемы Edit Circuit Symbol Edits the symbol for this schematic Изменить обозначение схемы Правка обозначения для этой схемы generic обобщённый Error Ошибка Program admsXml not found: %1 Set the admsXml location on the application settings. Программа admsXml не найдена: %1 Установите расположение admsXml в настройках программы. Status Статус Netlist error Ошибка списка цепей S2Spice warning S2Spice предупреждение ERROR: Cannot create library file "%s". ОШИБКА: Не удаётся создать библиотечный файл "%s". SearchDialog Dialog Диалог Text to search for Найти Text to replace with Заменить на Ask before replacing Спрашивать перед заменой Case sensitive Учитывать регистр Whole words only Только полные слова Search backwards Обратный поиск Next Следующий Close Закрыть Replace Text Заменить текст Search Text Найти текст SettingsDialog Edit File Properties Изменить свойства файла Data Set: Набор данных: Browse Просмотр Data Display: Просмотр данных: open data display after simulation открыть просмотр данных после моделирования Octave Script: Скрипт Octave: run script after simulation выполнить скрипт после моделирования Simulation Моделирование show Grid показывать сетку horizontal Grid: горизонтальная сетка: vertical Grid: вертикальная сетка: Grid Сетка no Frame без рамки DIN A5 landscape A5 ландшафт DIN A5 portrait A5 портрет DIN A4 landscape A4 ландшафт DIN A4 portrait A4 портрет DIN A3 landscape A3 ландшафт DIN A3 portrait A3 портрет Letter landscape Letter ландшафт Letter portrait Letter портрет Frame Рамка OK OK Apply Применить Cancel Отменить SimMessage Qucs Simulation Messages Сообщения моделирования Qucs Progress: Прогресс: Errors and Warnings: Ошибки и предупреждения: Goto display page Перейти на страницу просмотра Abort simulation Прервать моделирование Starting new simulation on %1 at %2 Начало нового моделирования в %1 в %2 creating netlist... создание схемы... Error Ошибка Cannot read netlist! Невозможно прочитать список цепей! ERROR: Simulator is still running! ОШИБКА: Симулятор всё ещё запущен! ERROR: Cannot write netlist file! ОШИБКА: Невозможно записать файл списка цепей! ERROR: Cannot simulate a text file! ОШИБКА: Нельзя моделировать текстовый файл! ERROR: Cannot open SPICE file "%1". ОШИБКА: Не удаётся открыть SPICE-файл "%1". SIM ERROR: Cannot start QucsConv! ОШИБКА SIM: Не удаётся запустить QucsConv! done. готово. ERROR: Cannot create VHDL directory "%1"! ОШИБКА: Не удаётся создать VHDL каталог "%1"! ERROR: Cannot create "%1"! ОШИБКА: Не удаётся создать "%1"! ERROR: Cannot start ОШИБКА: Невозможно запустить Starting Запуск ERROR: Simulator crashed! ОШИБКА: Симулятор потерпел крах! Please report this error to qucs-bugs@lists.sourceforge.net Пожалуйста, сообщите об этой ошибке на qucs-bugs@lists.sourceforge.net Close window Закрыть окно Simulation ended on %1 at %2 Моделирование закончено в %1 в %2 Ready. Готово. Errors occurred during simulation on %1 at %2 Произошли ошибки во время моделирования в %1 в %2 Aborted. Прервано. Output: ------- Выход: ------- Errors and Warnings: -------------------- Ошибки и предупреждения: -------------------- Simulation aborted by the user! Моделирование прервано пользователем! SimSettingsDialog Default simulator Симулятор по умолчанию Ngspice executable location Расположение исполняемого файла Ngspice Xyce executable location Расположение исполняемого файла Xyce Xyce Parallel executable location (openMPI installed required) Расположение исполняемого файла Xyce Parallel (необходима установка openMPI) SpiceOpus executable location Расположение исполняемого файла SpiceOpus Qucsator executable location Расположение исполняемого файла Qucsator Number of processors in a system: Количество процессоров в системе: Directory to store netlist and simulator output Каталог для сохранения выходных файлов списка цепей и симулятора Extra simulator parameters Дополнительные параметры симулятора Apply changes Применить изменения Cancel Отменить Select ... Выбрать… Ngspice compatibility mode Режим совместимости Ngspice Ngspice CLI parameters Параметры CLI Ngspice Xyce CLI parameters Параметры CLI Xyce SpiceOpus CLI parameters Параметры CLI SpiceOpus SPICE settings Параметры SPICE Qucsator settings Параметры Qucsator Setup simulators executable location Настройки путей к симуляторам Simulator settings Параметры симулятора Default simulator engine was changed! Please restart Qucs to affect changes! Движок симулятора по умолчанию был изменён! Перезапустите Qucs, чтобы применить изменения! Select Ngspice executable location Выбрать расположение исполняемого файла Ngspice Select Xyce executable location Выбрать расположение исполняемого файла Xyce Select Xyce Parallel executable location Выбрать расположение исполняемого файла Xyce Parallel Select SpiceOpus executable location Выбрать расположение исполняемого файла SpiceOpus Select Qucsator executable location Выбрать расположение исполняемого файла Qucsator Select directory to store netlist and simulator output Выбрать каталог для сохранения выходных файлов списка цепей и симулятора SpiceDialog Edit SPICE Component Properties Изменить свойства компонента SPICE Name: Имя: Browse Просмотр File: Файл: Set SPICE parameters string as a plain text. Example: V0=1.0 I0=2.0 Установите строку параметров SPICE как обычный текст. Пример: V0=1.0 I0=2.0 Show Показать SPICE parameters: Параметры SPICE: show file name in schematic показать имя файла в схеме Edit Правка include SPICE simulations включить моделирования SPICE preprocessor препроцессор SPICE net nodes: Узлы цепей SPICE: Component ports: Подсоединения компонента: Add >> Добавить >> << Remove << Удалить OK OK Apply Применить Cancel Отменить Select a file Выбор файла SPICE netlist список цепей SPICE All Files Все файлы Info Информация Preprocessing SPICE file "%1". Предварительная обработка SPICE-файла "%1". Error Ошибка Cannot save preprocessed SPICE file "%1". Не удаётся сохранить предобработанный SPICE-файл "%1". Cannot execute "%1". Не удаётся выполнить "%1". SPICE Preprocessor Error Ошибка препроцессора SPICE Converting SPICE file "%1". Преобразование SPICE-файла "%1". QucsConv Error Ошибка QucsConv SpiceFile Converting SPICE file "%1". Преобразование SPICE-файла "%1". SpiceLibCompDialog Open Открыть Automatic symbol Автоматический символ Symbol from template Символ из шаблона Symbol from file Символ из файла Show Показать OK OK Apply Применить Cancel Отменить No symbol files found at the following path: По следующему пути не найдено ни одного файла символов: Check you installation! Проверьте установку! SPICE model Модель SPICE Edit SPICE library device Изменить устройство библиотеки SPICE Failed open file: Не удаётся открыть файл: SPICE library parse error. No SUBCKT directive found in library Ошибка анализа библиотеки SPICE. В библиотеке не найдена директива SUBCKT SPICE library parse error Ошибка анализа библиотеки SPICE Error Ошибка Failed to open file: Не удаётся открыть файл: No symbol loaded Символ не загружен Failed to load symbol file! Не удаётся загрузить символьный файл! Open SPICE library Открыть библиотеку SPICE SPICE files (*.cir +.ckt *.sp *.lib) Файлы SPICE (*.cir +.ckt *.sp *.lib) Open symbol file Открыть символьный файл Schematic symbol (*.sym) Схемное обозначение (*.sym) Warning Предупреждение All pins must be assigned Необходимо назначить все выводы Set a valid symbol file name Укажите корректное имя символьного файла There were library file parse error! Cannot apply changes. Ошибка анализа файла библиотеки! Невозможно применить изменения. SweepDialog Bias Points Рабочие точки Close Закрыть SymbolWidget Symbol: Обозначение: ! Drag n'Drop me ! ! Перетащи меня ! Warning: Symbol '%1' missing in Qucs Library. Drag and Drop may still work. Please contact the developers. Внимание: символ «%1» отсутствует в библиотеке Qucs. Перетаскивание все еще может работать. Просьба обратиться к разработчикам. Error Ошибка Cannot open "%1". Не удалось открыть «%1». Library is corrupt. Библиотека повреждена. TextBoxDialog Component: Компонент: Apply Применить Cancel Отменить OK OK Editor Редактор TextDoc Edit Text Symbol Изменить обозначение текста Edits the symbol for this text document Правит обозначение для этого текстового документа Edit Text Symbol Edits the symbol for this text document Править обозначение текста Правит обозначение для этого текстового документа VHDL entity Объект VHDL Inserts skeleton of VHDL entity Вставляет каркас объекта VHDL VHDL entity Inserts the skeleton of a VHDL entity Объект VHDL Вставляет каркас объекта VHDL Verilog module Модуль Verilog Inserts skeleton of Verilog module Вставляет каркас модуля Verilog Verilog module Inserts the skeleton of a Verilog module Модуль Verilog Вставляет каркас модуля Verilog Octave function Функция Octave Inserts skeleton of Octave function Вставляет каркас функции Octave Octave function Inserts the skeleton of a Octave function Функция Octave Вставляет каркас функции Octave Find... Найти... Cannot find target: %1 Не могу найти цель %1 Replace... Заменить... Replace occurrence ? Заменить вхождение? TransferFuncDialog Define filter transfer function Определение фильтра передаточной функции Numerator b[i]= Числитель b[i]= Denominator a[i]= Делитель a[i]= a[i] a[i] b[i] b[i] Accept Применить Cancel Отменить TunerDialog Tuner Тюнер Close Закрыть Update Values Обновить значения Reset Values Сбросить значения Please select a component to tune Выберите компонент для тюнинга Add component Добавить компонент Adding components from different schematics is not supported! Добавление компонентов из разных схем не поддерживается! VASettingsDialog Document Settings Настройки документа Code Creation Settings Настройки создания кода Browse Просмотр Output file: Выходной файл: Recreate Пересоздать Icon description: Описание значка: Description: Описание: unspecified device неопределённая модель NPN/PNP polarity Полярность NPN/PNP NMOS/PMOS polarity Полярность NМОП/PМОП analog only только аналоговый digital only только цифровой both оба Ok OK Cancel Отменить PNG files PNG файлы Any file Любой файл Enter an Icon File Name Введите имя файла иконки fillFromSpiceDialog Insert .MODEL text here Вставить сюда текст .MODEL OK OK Cancel Отменить Convert number notation Преобразовать представление чисел Import SPICE model Импортировать модель SPICE No .MODEL directive found Директива .MODEL не найдена Device type doesn't match the model type. Тип устройства не соответствует типу модели. Model found: Обнаруженная модель: Models expected: Ожидаемые модели: SPICE model parse error Ошибка анализа модели SPICE Subcircuit model (.SUBCKT) found Modelcard (.MODEL) expected Обнаружена модель-подсхема (.SUBCKT) Ожидалась карточка модели (.MODEL) Model LEVEL=%1 is not allowed for unified MOS device Use red SPICE device from Microelectronics group Allowed LEVELS are: 1,2,3,4,5,6,9 Модель со значением LEVEL=%1 нельзя использовать для единого МОП-устройства Используйте красное SPICE-устройство из группы "Микроэлектроника" Допустимые значения LEVEL: 1,2,3,4,5,6,9 Error Ошибка main display this help and exit отобразить эту справку и выйти convert Qucs schematic into netlist преобразовать схему Qucs в список соединений print Qucs schematic to file (eps needs inkscape) распечатать схему Qucs в файл (для eps нужен inkscape) set print page size (default A4) установить размер страницы печати (по умолчанию A4) set dpi value (default 96) установить значение dpi (по умолчанию 96) set color mode (default RGB) установить цветовой режим (по умолчанию RGB) set orientation (default portraid) установить ориентацию (по умолчанию портретная) use file as input schematic использовать файл как входную схему use file as output netlist использовать файл как выходной список соединений create Ngspice netlist создать список соединений Ngspice create CDL netlist создать список соединений CDL Xyce netlist Список соединений Xyce execute Ngspice/Xyce immediately немедленно выполнить Ngspice/Xyce create component icons under ./bitmaps_generated создать значки компонентов в ./bitmaps_generated dump data for documentation: * file with of categories: categories.txt * one directory per category (e.g. ./lumped components/) - CSV file with component data ([comp#]_data.csv) - CSV file with component properties. ([comp#]_props.csv) дамп данных для документации: * файл с категориями: categories.txt * один каталог на категорию (например, ./lumped components/) - CSV-файл с данными компонентов ([comp#]_data.csv) - CSV-файл со свойствами компонентов. ([comp#]_props.csv) list component entry formats for schematic and netlist форматы записи компонентов списка для схемы и списка соединений write netlist to console записать список соединений на консоль tunerElement Max.: Макс.: Min.: Мин.: Val.: Знач.: Step Шаг ERROR ОШИБКА Entered step is not correct Введенный шаг некорректен Value not correct Значение некорректно