AboutDialogAbout QucsО QucsVersionВерсияCopyright (C)Copyright (C)GUI programmer, Verilog-A dynamic loaderразработчик графического интерфейса, динамический загрузчик Verilog-Aproject maintainer, simulator interface and GUI designсопровождающий проекта, интерфейс симулятора и дизайн графического интерфейсаcomponent models, documentationмодели компонентов, документацияXyce integrationинтеграция XyceTesting, examplesтестирование, примерыQt6 support, general improvementsподдержка Qt6, общие улучшенияDigital simulation, general improvementsцифровая симуляция, общие улучшенияCI setup, build system, MacOS supportНастройка CI, система сборки, поддержка MacOSDocumentationДокументацияtesting, general bugfixesтестирование, общее исправление ошибокtesting, modelling and documentation, tutorial contributorтестирование, моделирование и документация, участник создания учебникаtesting, modelling, Octave.тестирование, моделирование, Octave.bondwire and rectangular waveguide model implementationреализация модели соединительного проводника и прямоугольного волноводаGUI programmer, releaseразработчик графического интерфейса, выпуск версийfilter synthesis (qucs-activefilter), SPICE integration (NGSPICE, Xyce)синтез фильтров (qucs-activefilter), интеграция SPICE (NGSPICE, Xyce)testing, general fixesтестирование, общие исправленияrefactoring, modularityрефакторинг, модульностьRF design toolsрадиочастотные средства проектированияSchematic rendering engine, refactoringДвижок схематической визуализации, рефакторингCI setup, build systemНастройка CI, система сборкиRefactoring, general improvementsРефакторинг, общие улучшенияfounder of the project, GUI programmerоснователь проекта, разработчик графического интерфейсаProgrammer of simulatorпрограммист симулятораwebpages and translatorвеб-страницы и переводчикtester and applyer of Stefan's patches, author of documentationтестирование и применение патчей Стефана, автор документацииcoplanar line and filter synthesis code, documentation contributorтексты программ для копланарных линий и синтеза фильтров, документацияsome filter synthesis code and attenuator synthesisчасть программы синтеза фильтров, а также синтез аттенюаторовGUI programmer, Qt4 porterразработчик графического интерфейса, портирование на Qt4programmer of the Verilog-AMS interfaceразработчик интерфейса Verilog-AMSequation solver contributions, exponential sources, author of documentationпомощь в решении уравнений, экспоненциальные источники, автор документацииtemperature model for rectangular waveguideтемпературная модель для прямоугольного волноводаGUI programmerразработчик графического интерфейсаGerman byНемецкийPolish byПольскийRomanian byРумынскийFrench byФранцузскийPortuguese byПортугальскийSpanish byИспанскийJapanese byЯпонскийItalian byИтальянскийHebrew byИвритSwedish byШведскийTurkish byТурецкийHungarian byВенгерскийRussian byРусскийCzech byЧешскийCatalan byКаталанскийUkrainian byУкраинскийArabic byАрабскийKazakh byКазахскийChinese byКитайскийHome PageДомашняя страницаDocumentation start pageСтартовая страница документацииBugtracker pageСтраница системы отслеживания ошибокForumФорумQucs-S project team:Команда проекта Qucs-S:Based on Qucs project developed by:Основано на проекте Qucs, разработанном:Components reference manualСправочное руководство по компонентамIf you need help on using Qucs, please join theЕсли вам нужна помощь по использованию Qucs, присоединяйтесьhelp mailing listсписок рассылок для помощиqucs-help on SourceForgequcs-help на SourceForgeplease attach the schematic you are having problems withпросьба приложить схему, с которой вы испытываете проблемыIRC general discussion channelобщий дискуссионный канал IRCAdditional resourcesДополнительные ресурсыAuthorsАвторыTranslationsПереводчикиSupportПоддержкаLicenseЛицензия&OK&ОКCurrent Qucs Team:Текущая команда Qucs:Previous DevelopersПредыдущие разработчикиGUI translations :Переводчики графического интерфейса:AbstractSpiceKernelSimulateМоделироватьFailed to create dataset file Ошибка создания файла данных Check write permission of the directory Проверьте права на запись в каталог ArrowDialogEdit Arrow PropertiesИзменение свойств стрелкиHead Length: Длина окончания стрелки: Head Width: Ширина окончания стрелки: Line color: Цвет линии: Line Width: Толщина линии: Line style: Стиль линии: solid lineсплошная линияdash lineштриховая линияdot lineпунктирная линияdash dot lineштрихпунктирная линияdash dot dot lineштрихпунктирная линия с двумя точкамиArrow head: Окончание стрелки: two linesдве линииfilledзаполненоOKOKCancelОтменитьAuxFilesDialogSelectВыделитьCancelОтменитьChangeDialogChange Component PropertiesИзменить свойства компонентаComponents:Компоненты:all componentsвсе компонентыresistorsрезисторыcapacitorsконденсаторыinductorsкатушки индуктивностиtransistorsтранзисторыComponent Names:Наименования компонентов:Property Name:Наименование свойства:New Value:Новое значение:ReplaceЗаменитьCancelОтменитьErrorОшибкаRegular expression for component name is invalid.Регулярное выражение для имени компонента является недопустимым.Found ComponentsНайденные компонентыChange properties of
Изменить свойства
these components ?этих компонентов?YesДаComponentDialogEdit Component PropertiesИзменение свойств компонентаEquation EditorРедактор формулPut result in datasetПоместить результат в набор данныхSweepРазвёрткаdisplay in schematicпоказывать на схемеSimulation:Моделирование:Sweep Parameter:Параметр для развёртки:Type:Тип:linearлинейныйlogarithmicлогарифмическийlistсписок значенийconstantконстантаValues:Значения:Start:Начало:Stop:Конец:Step:Шаг:Number:Количество:PropertiesСвойстваName:Имя:NameИмяSimulationМоделированиеSweep ParameterПараметр разверткиTypeТипValuesЗначениеStartЗапуститьStopОстановитьStepШагNumberНомерPopulate parameters from SPICE file...Заполнить параметры из файла SPICE...ValueЗначениеShowПоказатьdisplayпоказыватьDescriptionОписаниеEditИзменитьBrowseПросмотрAddДобавитьRemoveУдалитьMove UpПерейти наверхMove DownПерейти внизFill from SPICE .MODELИспользовать данные .MODEL SPICEOKOKApplyПрименитьCancelОтменитьyesдаnoнетSelect a fileВыбрать файлAll FilesВсе файлыTouchstone filesФайлы TouchstoneCSV filesфайлы CSVSPICE filesфайлы SPICEVHDL filesФайлы VHDLVerilog filesФайлы VerilogPoints per decade:Число точек на декаду:CustomSimDialogEdit SPICE codeРедактировать код SPICEComponent: Компонент: display in schematicпоказывать на схемеVariables to plot (semicolon separated)Переменные для построения (через точку с запятой)Extra outputs (semicolon separated; raw-SPICE or XYCE-STD format)Дополнительные форматы вывода (через точку с запятой; необработанный формат SPICE или STD XYCEExtra outputs (semicolon separated; raw-SPICE or XYCE-STD or scalars print format)Дополнительные форматы вывода (через точку с запятой; необработанный формат SPICE или STD XYCE или скалярный формат)ApplyПрименитьCancelОтменитьOKOKFind all variablesНайти все переменныеFind all outputsНайти все форматы выводаSPICE code editorРедактор кода SPICEDiagramDialogEdit Diagram PropertiesИзменить свойства диаграммыleft AxisЛевая осьright AxisПравая осьy-AxisОсь Ysmith Axisось диаграммы Смитаpolar Axisось полярной диаграммыz-AxisОсь ZGraph InputДанные кривойPlot Vs.График зависимости отNumber Notation: Представление чисел: real/imaginaryдействительная/мнимая частьmagnitude/angle (degree)величина/угол (в градусах)magnitude/angle (radian)величина/угол (в радианах)Precision:Точность:Color:Цвет:Style:Стиль:solid lineсплошная линияdash lineштриховая линияdot lineпунктирная линияlong dash lineлиния из длинных штриховstarsзвёздочкиcirclesкружкиarrowsстрелочкиThickness:Толщина:y-Axis:Ось Y:DatasetНабор данныхData from simulator:Данные из симулятора:NameИмяTypeТипSizeРазмерGraphКриваяNew GraphНовая криваяDelete GraphУдалить кривуюDataДанныеx-Axis Label:Метка оси X:Label:Метка:<b>Label text</b>: Use LaTeX style for special characters, e.g. \tau<b>Текст метки</b>: Специальные символы используются как в LaTeX, например \taushow Gridпоказывать сеткуGrid Color:Цвет сетки:Grid Style: Стиль сетки: dash dot lineштрихпунктирная линияdash dot dot lineштрихпунктирная линия с двумя точкамиNumber notation: Представление чисел: scientific notationнаучное представлениеengineering notationинженерное представлениеlogarithmic X Axis Gridлогарифмическая разметка оси Xlogarithmical X Axis Gridлогарифмическая разметка оси XlogarithmicalлогарифмическаяGridСеткаlogarithmicлогарифмическаяhide invisible linesскрыть невидимые линииRotation around x-Axis:Вращение вокруг оси X:Rotation around y-Axis:Вращение вокруг оси Y:Rotation around z-Axis:Вращение вокруг оси Z:2D-projection:2D-проекция:PropertiesСвойстваx-Axisось XmanualвручнуюstartначалоstepшагstopконецnumberколичествоLimitsГраницыOKOKApplyПрименитьCancelОтменитьDigiSettingsDialogDocument SettingsНастройки документаDigital Simulation SettingsНастройки цифрового моделированияSimulationМоделированиеDuration of Simulation:Продолжительность моделирования:Precompile ModuleПредкомпиляция модуляLibrary Name:Имя библиотеки:Libraries:Библиотеки:OkOkCancelОтменитьErrorОшибкаDisplayDialogAnalogueАналогVHDLVHDLVerilogVerilogSPICESPICEQucsQucsCloseЗакрытьExportDialogExport graphicsЭкспорт в графический форматSave to file (Graphics format by extension)Сохранить как изображение (формат файла по расширению)Height in pixelsВысота в пикселяхScale factor: Масштаб: Image format:Тип изображения:ExportЭкспортироватьCancelОтменитьWidth in pixelsШирина в пикселяхBrowseПросмотрColourЦветнойMonochromeМонохромныйGrayscaleОттенки серогоOriginal width to height ratioСохранить соотношение сторонOriginal sizeСохранить размерExport selected onlyЭкспорт только выделенногоExport schematic to raster or vector imageЭкспортировать схему в растровое или векторное изображениеExport Schematic to ImageЭкспортировать схему в изображениеExport diagram to raster or vector imageСохранить диаграмму как изображениеExternSimDialogSimulateМоделироватьStopОстановитьSave netlistСохранить список цепейExitВыходSimulation consoleКонсоль моделированияSimulate with external simulatorМоделировать с помощью внешнего симулятораThere were simulation errors. Please check log.Были ошибки моделирования. Пожалуйста, проверьте журнал.There were simulation warnings. Please check log.Были предупреждения при моделировании. Пожалуйста, проверьте журнал.Simulation finished. Now place diagram on schematic to plot the result.Моделировние завершено. Теперь поместите диаграмму на схему, чтобы отобразить результат.Simulation successful. Now place diagram on schematic to plot the result.Моделирование прошло успешно. Теперь поместите диаграмму на схему, чтобы отобразить результат. started...
запущено…
Simulation started on: Моделирование началось: Failed to start simulator!Не удалось запустить симулятор!Simulator crashed!Сбой симулятора!Simulator error!Ошибка симулятора!Simulate with SPICEМоделирование с помощью SPICE error... ошибка…FillDialogLine Width: Ширина линии: Line Color: Цвет линии: Line Style: Стиль линии: solid lineсплошная линияdash lineштриховая линияdot lineпунктирная линияdash dot lineштрихпунктирная линияdash dot dot lineштрихпунктирная линия с двумя точкамиLine StyleСтиль линииenable fillingс заполнениемFill Color: Цвет заполнения: Fill Style: Стиль заполнения: no fillingнет заполненияsolidсплошнойdense 1 (densest)плотность 1 (наибольшая)dense 2плотность 2dense 3плотность 3dense 4плотность 4dense 5плотность 5dense 6плотность 6dense 7 (least dense)плотность 7 (наименьшая)horizontal lineгоризонтальная линияvertical lineвертикальная линияcrossed linesскрещенные линииhatched backwardsзаштрихованные вправоhatched forwardsзаштрихованные влевоdiagonal crossedдиагонально скрещенныеFilling StyleСтиль заполненияOKOKCancelОтменитьFilterDialogE&xit&Выйти&About Qucs Filter...&О Qucs Filter...About Qt...О Qt...&File&Файл&Help&СправкаSpecify orderУкажите порядокbнcзCutoff/CenterСрез/ЦентрHzГцkHzкГцMHzМГцGHzГГцRippleПульсацияdBдБAngleУгол°°ZinZвхOhmОмZoutZвыхStopband cornerГраница полосы задерживанияBandwidthШирина полосыAttenuationОслаблениеdualдвойнойStopband is first poleПолоса задерживания - это первый полюсOptimize cauerОптимизация КауэраEqual inductorsОдинаковые индукторы+ rather than T+, а не TOptimize CОптимизировать CCminCминCmaxCмаксnoCnoCOptimize LОптимизировать LLminLминLmaxLмаксnoLnoLLC FiltersLC ФильтрыMicrostrip FiltersМикрополосковые ФильтрыActive FiltersАктивные ФильтрыExitВыходCalculateРассчитатьAbout...О...
Filter synthesis program
Программа синтеза фильтров
Copyright (C) 2009 byCopyright (C) 2009About QtО QtGraphicTextDialogEdit Text PropertiesИзменение свойств текстаUse LaTeX style for special characters, e.g. \tauИспользуйте стиль LaTeX для специальных символов, например \tauUse _{..} and ^{..} for sub- and super-positions.Используйте _{..} и ^{..} для верхнего и нижнего индексов.&OK&OK&CancelО&тменитьText color: Цвет текста: Text size: Размер текста: Rotation angle: Угол поворота: ErrorОшибкаThe text must not be empty!Текст не должен быть пустым!HelpDialogQucsActiveFilter is a active filter synthesis program. Butterworth, Chebyshev, Inverse Chebyshev, Cauer, Bessel and User defined transfer function are supported.To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediatly, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun!QucsActiveFilter - это программа синтеза активных фильтров. Поддерживаются фильтры Баттерворта, Чебышева, Инверсный Чебышева, Кауэра, Бесселя и определённая пользователем передаточная функция. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи!QucsFilter is a filter synthesis program. To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediately, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun!QucsFilter — это программа синтеза фильтров. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи!CloseЗакрытьQucsFilter is a filter synthesis program. To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediatly, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun!QucsFilter - это программа синтеза фильтров. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи!A program to compute color codes for resistors and resistance values for color codes. To obtain the color codes, simply enter the resistance and tolerance values and press the "To Colors" button. Alternatively to obtain the resistance, select the appropriate color bands and press the "To Resistance" button. The program computes the closest standard resistor value. You can paste the computed resistor in the schematic (by pressing ctrl+v). Have fun!Программа расчёта кодов цветовой маркировки резисторов и значений сопротивления для цветовых кодов.
Для получения цветового кода, просто введите значения сопротивления и допустимого отклонения и нажмите кнопку "В цвет". Для получения значения сопротивления выберите соответствующие цветные полоски и нажмите кнопку "В значение". Программа вычислит ближайшее стандартное значение резистора. Вычисленный резистор можно вставить в схему (нажав ctrl+v). Веселитесь!HelpСправкаQucsTranscalc is an analysis and synthesis tool for calculating the electrical and physical properties of different kinds of RF and microwave transmission lines.QucsTranscalc - это инструмент для анализа и синтеза электрических и физических свойств различных типов линий передач ВЧ и СВЧ.For each type of transmission line, using dialog boxes, you can enter values for the various parameters, and either calculate its electrical properties, or use the given electrical requirements to synthesize physical parameters of the required transmission line.Для каждого типа линии передач можно с помощью диалоговых средств ввести значения различных параметров и либо вычислить её электрические свойства, либо использовать данные электрические параметры для синтеза физических параметров выбранной линии передачи.DismissОтвергнутьQucsActiveFilter is a active filter synthesis program. Butterworth, Chebyshev, Inverse Chebyshev, Cauer, Bessel and User defined transfer function are supported.To create a filter, simply enter all parameters and press the big button at the bottom of the main window. Immediately, the schematic of the filter is calculated and put into the clipboard. Now go to Qucs, open an empty schematic and press CTRL-V (paste from clipboard). The filter schematic can now be inserted and simulated. Have lots of fun!QucsActiveFilter — это программа синтеза активных фильтров. Поддерживаются фильтры Баттерворта, Чебышева, Инверсный Чебышева, Кауэра, Бесселя и определённая пользователем передаточная функция. Для создания фильтра просто введите все параметры и нажмите большую кнопку внизу главного окна. Сразу после этого фильтр рассчитывается и помещается в буфер обмена. Теперь перейдите в Qucs, откройте пустой документ схемы и нажмите CTRL-V (вставить из буфера обмена). Теперь схема фильтра может быть вставлена и использована для моделирования. Удачи!ID_DialogEdit Subcircuit PropertiesИзменение свойств модуляPrefix:Префикс:ParametersПараметрыdisplayпоказыватьNameИмяDefaultПо умолчаниюDescriptionОписаниеTypeТипyesдаnoнетdisplay in schematicпоказывать на схемеName:Имя:Default Value:Значение по умолчанию:Description:Описание:Type:Тип:AddДобавитьRemoveУдалитьOKOKApplyПрименитьCancelОтменитьErrorОшибкаParameter must not be named "File"!Параметр не может иметь имя "File"!Parameter "%1" already in list!Параметр "%1" уже есть в списке!ImportDialogConvert Data File...Преобразовать файл данных...File specificationСпецификация файлаInput File:Входной файл:BrowseПросмотрOutput File:Выходной файл:Output Data:Выходные данные:Qucs datasetНабор данных QucsTouchstoneTouchstoneCSVCSVInput Format:Формат ввода:SPICE netlistсписок цепей SPICEVCD datasetнабор данных VCDCitiCitiZVRZVRMDLMDLOutput Format:Формат вывода:Qucs libraryБиблиотека QucsQucs netlistСхема QucsMatlabMatlabLibrary Name:Имя библиотеки:MessagesСообщенияConvertПреобразоватьAbortПрерватьCloseЗакрытьAll knownВсе известныеTouchstone filesФайлы TouchstoneCSV filesФайлы CSVCITI filesФайлы CITIZVR ASCII filesФайлы ZVR ASCIIIC-CAP model filesФайлы моделей IC-CAPVCD filesФайлы VCDQucs dataset filesФайлы с набором данных QucsSPICE filesФайлы SPICEAny fileЛюбой файлErrorОшибкаCannot open file: Не удаётся открыть файл: Enter a Data File NameВведите имя файла данныхQucsator netlistСхема QucsatorInfoИнформацияOutput file already exists!Выходной файл уже существует!Overwrite it?Заменить его?&Yes&Да&No&НетERROR: Unknown file format! Please check file name extension!ОШИБКА: Неизвестный формат файла! Проверьте расширение имени файла!Running command line:Запуск командной строки:ERROR: Cannot start converter!ОШИБКА: Не удаётся запустить конвертер!Successfully converted file!Файл преобразован успешно!Converter ended with errors!Преобразователь завершил работу с ошибками!LabelDialogInsert NodenameВставить название узлаEnter the label:Введите метку:Initial node voltage:Начальное напряжение узла:Less...Меньше...OkOkCancelОтменитьMore...Больше...SPICE checkerПроверка SPICENode name "%1" is Nutmeg reserved keyword!
Please select another node name!
Node name will not be changed.Название узла "%1" является зарезервированным ключевым словом Nutmeg!
Выберите другое название узла!
Название узла не будет изменено.LibraryDialogCreate LibraryСоздать библиотекуLibrary Name:Имя библиотеки:Choose subcircuits:Выбор подсхем:Add subcircuit descriptionДобавить описание подсхемыAnalog models onlyАналоговое моделирование толькоSelect AllВыделить всеDeselect AllОтменить выделение всегоCancelОтменитьNext >>Далее >>Enter description for:Введите описание для:Description:Описание:PreviousПредыдущийCreateСоздатьMessage:Сообщение:CloseЗакрытьNo projects!Нет проектов!ErrorОшибкаPlease insert a library name!Введите имя библиотеки!Please choose at least one subcircuit!Выберите хотя бы одну подсхему!WarningПредупреждениеCannot create user library directory !Не удаётся создать каталог для библиотек пользователя!A library with this name already exists! Rewrite?Библиотека с этим именем уже существует!A system library with this name already exists!Системная библиотека с этим именем уже существует!A library with this name already exists!Библиотека с этим именем уже существует!Next...Далее...Saving library...Сохранение библиотеки...Error: Cannot create library!Ошибка: Не удаётся создать библиотеку!Loading subcircuit "%1".
Загрузка подсхемы "%1".
Error: Cannot load subcircuit "%1".Ошибка: Не удаётся загрузить подсхему "%1".Creating Qucs netlist.
Создание списка цепей Qucs.
Error: Cannot create netlist for "%1".
ОШИБКА: Невозможно создать список цепей для "%1".
Creating SPICE netlist.
Создание списка цепей SPICE.
Creating Verilog netlist.
Создание списка цепей Verilog.
Creating VHDL netlist.
Создание списка цепей VHDL.
Error creating library.Ошибка создания библиотеки.Successfully created library.Библиотека создана успешно.Manage User LibrariesУправление пользовательскими библиотекамиChoose library:Выберите библиотеку:New Name:Новое имя:DeleteУдалитьRenameПереименоватьPlease insert a new library name!Пожалуйста, введите новое имя библиотеки!Please choose a library!Пожалуйста, выберите библиотеку!Cannot rename library subdirectory!Не удаётся переименовать подкаталог библиотеки!Cannot open library!Не удаётся открыть библиотеку!No permission to modify library!Нет прав на изменение библиотеки!Writing new library not successful!Новую библиотеку не удалось записать!Cannot delete old library.Не удаётся удалить старую библиотеку.Library file is corrupt!Файл библиотеки повреждён!No permission to delete library "%1".Нет прав на удаление библиотеки "%1".No permission to delete library subdirectory "%1".Нет прав на удаление подкаталога "%1" библиотеки. LoadDialogLoad Verilog-A symbolsЗагрузить обозначения Verilog-AChoose Verilog-A symbol files:Выберите файлы обозначений Verilog-A:Select AllВыделить всеDeselect AllОтменить выделение всегоCancelОтменитьOkOKChange IconИзменить значокauto-load selectedавтозагрузка выбранаLoad the selected symbols when opening the project.Загрузить выбранные обозначения при открытии проекта.InfoИнформацияIcon not found:
%1.pngЗначок не найден:
%1.pngOpen FileОткрыть файлIcon image (*.png)Изображение значка (*.png)ErrorОшибкаFile not found: %1Файл не найден: %1MarkerDialogEdit Marker PropertiesИзменение свойств маркераPrecision: Точность: real/imaginaryдействительная/мнимая частьmagnitude/angle (degree)величина/фаза (в градусах)magnitude/angle (radian)величина/фаза (в радианах)Number Notation: Представление чисел: X-axis position:Положение оси X:OffОтключенSquareКвадратTriangleТреугольникMarker IndicatorИндикатор маркераZ0: Z0: transparentпрозрачныйOKOKCancelОтменитьMatchDialogCreate Matching CircuitСоздание согласованной цепиcalculate two-port matchingрасчёт согласованного четырёхполюсникаReference ImpedanceОпорное полное сопротивлениеPort 1Порт 1ohmsОмPort 2Порт 2S ParameterS-параметрInput formatФормат вводаreal/imagдействительная/мнимая частьImplementationРеализацияMicrostrip SubstrateПодложка микрополосковой линииRelative PermitivityОтносительная диэлектрическая проницаемостьSubstrate heightВысота подложкиMetal thicknessТолщина металлаMinimum widthМинимальная ширинаMaximum widthМаксимальная ширинаtanDтангенсResistivityУдельное электрическое сопротивлениеMethodМетодL-sectionL-секцияSingle stubОдиношлейфовыйDouble stubДвухшлейфовыйMultistage Многоступенчатый Open stubОткрытый шлейфShort circuit stubКороткозамкнутый шлейфNumber of sectionsКоличество разделовWeightingВзвешиваниеBinomialБиномиальноеChebyshevЧебышевMaximum rippleМаксимальная пульсацияUse balanced stubsИспользовать сбалансированные шлейфыCalculate two-port matchingРасчёт согласованного четырёхполюсникаAdd S-Parameter simulationДобавить моделирование S-параметровSynthesize microstrip linesСинтезировать микрополосковые линииReal/ImagДействительная/мнимая частьmag/degвеличина/уголS11S11S21S21S12S12S22S22Frequency:Частота:CreateСоздатьCancelОтменитьReflexion CoefficientКоэффициент отраженияImpedance (Ohms)Полное сопротивление (Ом)The device is not unconditionally stable:
K = %1
|%2| = %3
It is not possible to synthesize a matching network.
Consider adding resistive losses and/or feedback to reach unconditional stability (K > 1 and |%2| < 1)Устройство не является безусловно устойчивым:
K = %1
|%2| = %3
Невозможно синтезировать соответствующую сеть.
Рассмотрите возможность добавления резистивных потерь и/или обратной связи для достижения безусловной устойчивости (K > 1 и |%2| < 1)It is not possible to match this load using the double stub methodНевозможно согласовать эту нагрузку с помощью двухшлейфового методаImpedance (ohms)Полное сопротивление (Ом)ErrorОшибкаReal part of impedance must be greater zero,
but is %1 !Действительная часть полного сопротивления должна быть больше нуля,
а равна %1 !MessageDockadmsXmladmsXmlCompilerКомпиляторadmsXml DockОкно admsXmlMyWidgetE&xit&Выйти&File&ФайлHelp...Помощь...&About ResistorCodes...О программе "Коды резисторов"&About Qt...&О Qt...&Help&СправкаAbout...О...
Resistor color code computation program
Программа расчёта цветовой маркировки резисторовCopyright (c) 2012 byCopyright (c) 2012About QtО QtNewProjDialogCreate new projectСоздание нового проектаProject name:Имя проекта:open new projectоткрыть новый проектCreateСоздатьCancelОтменитьNgspiceProblem with SaveNetlistПроблема с SaveNetlistOctaveWindowERROR: Cannot start Octave!ОШИБКА: Невозможно запустить OctaveERROR: Failed to execute "%1"ОШИБКА: не удалось выполнить "%1"OptimizeDialogEdit Optimization PropertiesИзменение свойств оптимизацииName:Имя:Simulation:Моделирование:GeneralОбщееMethod:Метод:Maximum number of iterations:Максимальное число итераций:Output refresh cycle:Цикл обновления выхода:Number of parents:Число источников (родителей):Constant F:Постоянная F:Crossing over factor:Фактор пересечения:Pseudo random number seed:Начальное число для генератора псевдослучайных чисел:Minimum cost variance:Минимальный разброс стоимости:Cost objectives:Стоимостные цели:Cost constraints:Стоимостные ограничения:AlgorithmАлгоритмNameИмяactiveактивноinitialначальноеminминmaxмаксTypeТипinitial:начальное:min:мин:max:макс:linear doubleлинейное вещественноеlogarithmic doubleлогарифмическое вещественноеlinear integerлинейное целоеlogarithmic integerлогарифмическое целоеE3 seriesРяд E3E6 seriesРяд E6E12 seriesРяд E12E24 seriesРяд E24E48 seriesРяд E48E96 seriesРяд E96E192 seriesРяд E192AddДобавитьDeleteУдалитьType:Тип:Copy current values to equationКопировать текущие значения в уравнениеVariablesПеременныеValueЗначениеValue:Значение:minimizeминимумmaximizeмаксимумlessменьшеgreaterбольшеequalравноmonitorследитьGoalsЦелиOKOKApplyПрименитьCancelОтменитьyesдаnoнетErrorОшибкаEvery text field must be non-empty!Все текстовые поля не должны быть пустыми!Variable "%1" aleardy in list!Переменная "%1" уже есть в списке!Goal "%1" already in list!Цель "%1" уже есть в списке!Set precisionУстановить точностьPrecision:Точность:OptionsDialogOptionsПараметры печатиUnitsЕдиницыFrequencyЧастотаLengthДлинаResistanceСопротивлениеAngleУголSave as DefaultСохранить как дефолтноеDismissОтвергнутьPackageDialogCreate Project PackageСоздать пакет проектаPackage:Пакет:BrowseПросмотрinclude user librariesвключить библиотеки пользователяChoose projects:Выбор проектов:CreateСоздатьCancelОтменитьNo projects!Нет проектов!Extract Project PackageРаспаковать пакет проектаCloseЗакрытьQucs PackagesПакеты QucsAny FileЛюбой файлEnter a Package File NameВведите имя файла пакетаErrorОшибкаCannot open "%1"!Не удаётся открыть "%1"!Please insert a package name!Введите имя пакета!Please choose at least one project!Выберите хотя бы один проект!InfoИнформацияOutput file already exists!Выходной файл уже существует!Overwrite it?Заменить его?&Yes&Да&No&НетCannot create package!Не удаётся создать пакет!Successfully created Qucs package!Пакет Qucs создан успешно!ERROR: Cannot open package!ОШИБКА: Не удаётся открыть пакет!ERROR: File contains wrong header!ОШИБКА: Файл содержит неправильный заголовок!ERROR: Wrong version number!ОШИБКА: Неправильный номер версии!ERROR: Checksum mismatch!ОШИБКА: Несовпадение контрольной суммы!Leave directory "%1"Выйти из каталога "%1"ERROR: Package is corrupt!ОШИБКА: Пакет повреждён!Successfully extracted package!Пакет распакован успешно!ERROR: Project directory "%1" already exists!ОШИБКА: Каталог "%1" проекта уже существует!ERROR: Cannot create directory "%1"!ОШИБКА: Не удаётся создать каталог "%1"!Create and enter directory "%1"Создать и войти в каталог "%1"ERROR: Cannot create file "%1"!ОШИБКА: Не удаётся создать файл "%1"!Create file "%1"Создать файл "%1"ERROR: User library "%1" already exists!ОШИБКА: Библиотека "%1" пользователя уже существует!ERROR: Cannot create library "%1"!ОШИБКА: Не удаётся создать библиотеку "%1"!Create library "%1"Создать библиотеку "%1"ProjectViewContent of %1Содержимое %1NoteПримечаниеDatasetsНаборы данныхData DisplaysОкна просмотра данныхVerilogVerilogVerilog-AVerilog-AVHDLVHDLOctaveOctaveSchematicsСхемыSymbolsСимволыSPICESPICEXSPICEXSPICEOthersДругие-port-портовыйQObjectac simulationмоделирование на переменном токеAC sensitivity simulationСимуляция динамической чувствительностиOutput variableВыходная переменнаяsweep typeтип развёрткиstart frequency in Hertzначальная частота в герцахstop frequency in Hertzконечная частота в герцахnumber of simulation stepsколичество шагов моделированияcalculate noise voltagesрасчёт шумовых напряженийac voltage source with amplitude modulatorисточник переменного напряжения с амплитудным модуляторомAMАМpeak voltage in Voltsпиковое напряжение в вольтахfrequency in Hertzчастота в герцахinitial phase in degreesначальная фаза в градусахoffset voltage (SPICE only)напряжение смещения (только SPICE)delay time (SPICE only)время задержки (только SPICE)modulation levelуровень модуляцииAM modulated SourceИсточник с АМ-модуляциейideal ac current sourceидеальный источник переменного токаpeak current in Ampereпиковая величина тока в амперахoffset current (SPICE only)ток смещения (только SPICE)damping factor (transient simulation only)коэффициент затухания (только для переходного моделирования)ac Current Sourceисточник переменного токаideal dc current sourceидеальный источник постоянного токаcurrent in Ampereток в амперахdc Current Sourceисточник постоянного токаnoise current sourceшумовой источник токаcurrent power spectral density in A^2/Hzспектральная плотность мощности шумового тока в А²/Гцfrequency exponentпоказатель степени частотыfrequency coefficientкоэффициент частотыadditive frequency termаддитивный член частотыNoise Current SourceИсточник шумового токаideal amplifierидеальный усилительvoltage gainусиление напряженияreference impedance of input portопорное полное сопротивление входного портаreference impedance of output portопорное полное сопротивление выходного портаnoise figureфактор шумаAmplifierУсилитель4x2 andor verilog deviceverilog-модель 4x2 и-илиtransfer function high scaling factorкрупномасштабный коэффициент передаточной функцииoutput delayзадержка на выходеsс4x2 AndOr4x2 И-Или4x3 andor verilog deviceverilog-модель 4x3 и-или4x3 AndOr4x3 И-Или4x4 andor verilog deviceverilog-модель 4x4 и-или4x4 AndOr4x4 И-Илиattenuatorослабляющий членpower attenuationослабление мощностиreference impedanceопорное полное сопротивлениеsimulation temperature in degree Celsiusтемпература моделирования в °CAttenuatorАттенюаторbias tсмещение Tfor transient simulation: inductance in Henryдля моделирования переходных процессов: индуктивность в генриfor transient simulation: capacitance in Faradдля моделирования переходных процессов: ёмкость в фарадахBias TСмещение T4bit binary to Gray converter verilog deviceverilog-модель преобразователя 4-разрядного двоичного кода в код Греяtransfer function scaling factorмасштабный коэффициент передаточной функции4Bit Bin2Gray4-разрядный Bin2Graybipolar junction transistorбиполярный транзисторnpn transistornpn транзисторpnp transistorpnp транзисторpolarityполярностьsaturation currentток насыщенияforward emission coefficientкоэффициент прямой эмиссииreverse emission coefficientкоэффициент обратной эмиссииhigh current corner for forward betaпорог большого тока для коэффициента прямой передачи токаhigh current corner for reverse betaпорог большого тока для коэффициента обратной передачи токаforward early voltageпрямое напряжение Эрлиreverse early voltageобратное напряжение Эрлиbase-emitter leakage saturation currentбазо-эмиттерный ток утечки в режиме насыщенияbase-emitter leakage emission coefficientкоэффициент эмиссии для базо-эмиттерного тока утечкиbase-collector leakage saturation currentбазо-коллекторный ток утечки в режиме насыщенияbase-collector leakage emission coefficientкоэффициент эмиссии для базо-коллекторного тока утечкиforward betaпрямой коэффициент передачи токаreverse betaобратный коэффициент передачи токаminimum base resistance for high currentsминимальное сопротивление базы для больших токовcurrent for base resistance midpointток базы для среднего значения сопротивления базыcollector ohmic resistanceактивное сопротивление коллектораemitter ohmic resistanceактивное сопротивление эмиттераzero-bias base resistance (may be high-current dependent)сопротивление базы при нулевом смещении (может зависеть от большого тока)base-emitter zero-bias depletion capacitanceёмкость база-эмиттер при нулевом смещенииbase-emitter junction built-in potentialконтактная разность потенциалов базо-эмиттерного переходаbase-emitter junction exponential factorмножитель экспоненты базо-эмиттерного переходаbase-collector zero-bias depletion capacitanceёмкость коллекторного перехода при нулевом смещенииbase-collector junction built-in potentialконтактная разность потенциалов коллекторного переходаbase-collector junction exponential factorмножитель экспоненты базо-коллекторного переходаfraction of Cjc that goes to internal base pinдоля Cjc, приходящаяся на внутренний вывод базыzero-bias collector-substrate capacitanceёмкость коллектор-подложка при нулевом смещенииsubstrate junction built-in potentialконтактная разность потенциалов подложкиsubstrate junction exponential factorмножитель экспоненты контакта подложки с коллекторомforward-bias depletion capacitance coefficientкоэффициент аппроксимации барьерной ёмкости при прямом смещенииideal forward transit timeидеальное время переноса заряда в прямом включенииcoefficient of bias-dependence for Tfкоэффициент зависимости от смещения для Tfvoltage dependence of Tf on base-collector voltageкоэффициент зависимости Tf от напряжения база-коллекторhigh-current effect on Tfтоковая зависимость Tf при больших токахideal reverse transit timeидеальное время переноса заряда при инверсном включенииflicker noise coefficientкоэффициент 1/f-шумаflicker noise exponentпоказатель степени 1/f-шумаflicker noise frequency exponentчастотная зависимость 1/f-шумаburst noise coefficientкоэффициент дробового шумаburst noise exponentпоказатель степени дробового шумаburst noise corner frequency in Hertzграничная частота дробового шума в герцахexcess phase in degreesсдвиг фазы в градусахtemperature exponent for forward- and reverse betaтемпературный показатель для коэффициента передачи в прямом и обратном включенииsaturation current temperature exponentтемпературный показатель тока насыщенияenergy bandgap in eVширина запрещённой зоны в eVtemperature at which parameters were extractedтемпература, при которой получены параметры моделиdefault area for bipolar transistorплощадь по умолчанию для биполярного транзистораbipolar junction transistor with substrateбиполярный транзистор с подложкойbond wireсоединительный проводникlength of the wireдлина проводникаdiameter of the wireдиаметр проводникаheight above ground planeвысота над земляной плоскостьюspecific resistance of the metalудельное сопротивление металлаrelative permeability of the metalотносительная проницаемость металлаbond wire modelмодель соединительного проводникаsubstrateподложкаBond WireСоединительный проводникsimulation temperatureтемпература моделированияcapacitorконденсаторcapacitance in Faradёмкость в фарадахinitial voltage for transient simulationначальное напряжение для моделирования переходных процессовschematic symbolсхемное обозначениеCapacitorКонденсаторcurrent controlled current sourceисточник тока, управляемый токомforward transfer factorкоэффициент прямой передачиdelay time (Qucsator only)время задержки (только Qucsator)delay timeвремя задержкиCurrent Controlled Current SourceИсточник тока, управляемый токомcurrent controlled voltage sourceисточник напряжения, управляемый токомCurrent Controlled Voltage SourceИсточник напряжения, управляемый токомcirculatorциркуляторreference impedance of port 1опорное полное сопротивление порта 1reference impedance of port 2опорное полное сопротивление порта 2reference impedance of port 3опорное полное сопротивление порта 3CirculatorЦиркуляторcoaxial transmission lineкоаксиальная линия передачиrelative permittivity of dielectricотносительная проницаемость диэлектрикаspecific resistance of conductorудельное сопротивление проводникаrelative permeability of conductorотносительная проницаемость проводникаinner diameter of shieldвнутренний диаметр экранаdiameter of inner conductorдиаметр внутреннего проводникаmechanical length of the lineмеханическая длина линииloss tangentтангенс угла диэлектрических потерьCoaxial LineКоаксиальная линия1bit comparator verilog deviceverilog-модель 1-битного компаратора1Bit Comparator1-битный компаратор2bit comparator verilog deviceverilog-модель 2-битного компаратора2Bit Comparator2-битный компаратор4bit comparator verilog deviceverilog-модель 4-битного компаратора4Bit Comparator4-битный компараторnumber of input portsчисло входовvoltage of high levelнапряжение высокого уровняErrorОшибкаFormat Error:
Wrong line start!Ошибка формата:
Неправильное начало строки!Format Error:
Unknown component!
%1
Do you want to load schematic anyway?
Unknown components will be replaced
by dummy subcircuit placeholders.Ошибка форматирования:
Неизвестный компонент!
%1
Всё равно загрузить схему?
Неизвестные компоненты будут заменены на
заглушки-подсхемы.Format Error:
Unknown component!
%1
Do you make use of loadable components?Ошибка формата:
Неизвестный компонент!
%1
Вы пытаетесь использовать загружаемые компоненты?Format Error:
Wrong 'component' line format!Ошибка формата:
Неправильный формат строки у 'component'!coplanar lineкопланарная линияname of substrate definitionназвание подложкиwidth of the lineширина линииwidth of a gapширина зазораlength of the lineдлина линииmaterial at the backside of the substrateматериал на задней стороне подложкиuse approximation instead of precise equationиспользовать приближение вместо точного уравненияCoplanar LineКопланарная линияideal couplerидеальное устройство связиcoupling factorкоэффициент связиphase shift of coupling path in degreeфазовый сдвиг связного пути в градусахCouplerУстройство связиcoplanar gapразрыв копланарной линииwidth of gap between the two linesширина промежутка между двумя линиямиCoplanar GapРазрыв копланарной линииcoplanar openразомкнутая копланарная линияwidth of gap at end of lineширина разрыва на конце линииCoplanar OpenРазомкнутая копланарная линияcoplanar shortзамкнутая копланарная линияCoplanar ShortЗамкнутая копланарная линияcoplanar stepскачок ширины копланарной линииwidth of line 1ширина линии 1width of line 2ширина линии 2distance between ground planesрасстояние между земляными плоскостямиCoplanar StepСкачок ширины копланарной линииcoupled transmission linesсвязанные линии передачиcharacteristic impedance of even modeхарактеристическое полное сопротивление чётного режимаcharacteristic impedance of odd modeхарактеристическое полное сопротивление нечётного режимаelectrical length of the lineэлектрическая длина линииrelative dielectric constant of even modeдиэлектрическая постоянная изолятора чётного режимаrelative dielectric constant of odd modeдиэлектрическая постоянная изолятора нечётного режимаattenuation factor per length of even modeкоэффициент ослабления на единицу длины чётного режимаattenuation factor per length of odd modeкоэффициент ослабления на единицу длины нечётного режимаCoupled Transmission LineСвязанная линия передачиD flip flop with asynchron resetD-триггер с асинхронным сбросомD flip flop with asynchronous resetD-триггер с асинхронным сбросомD-FlipFlopD-триггерdc simulationмоделирование на постоянном токеrelative tolerance for convergenceотносительный допуск для конвергенцииabsolute tolerance for currentsабсолютный допуск для токовabsolute tolerance for voltagesабсолютный допуск для напряженийput operating points into datasetпоместить рабочие точки в набор данныхmaximum number of iterations until errorмаксимальное число итераций до возникновения ошибкиsave subcircuit nodes into datasetсохранение результатов моделирования и рабочих точек в наборе данныхpreferred convergence algorithmпредпочтительный алгоритм сходимостиmethod for solving the circuit matrixметод решения матрицы схемыdc blockразвязка от постоянного токаdc Blockразвязка от постоянного токаdc feedподача постоянного токаdc Feedподача постоянного токаD flip flop with set and reset verilog deviceverilog-модель D-триггера с установкой и сбросомcross coupled gate transfer function high scaling factorверхний масштабный коэффициент передаточной функции затвора с перекрёстными связямиcross coupled gate transfer function low scaling factorнижний масштабный коэффициент передаточной функции затвора с перекрёстными связямиcross coupled gate delayзадержка затвора с перекрёстными связямиD-FlipFlop w/ SRD-триггер с SRdiac (bidirectional trigger diode)диак (симметричный диодный тиристор)(bidirectional) breakover voltage(симметричное) напряжение включения(bidirectional) breakover current(симметричный) ток включенияparasitic capacitanceпаразитная ёмкостьemission coefficientкоэффициент эмиссииintrinsic junction resistanceсобственное сопротивление переходаDiacДиакdigital simulationцифровое моделированиеtype of simulationтип моделированияduration of TimeList simulationпродолжительность моделирования по списку моментов времениnetlist formatформат схемыdigital sourceцифровой источникnumber of the portномер портаinitial output valueначальное выходное значениеlist of times for changing output valueмоменты времени для изменения выходного значенияdiodeдиодzero-bias junction capacitanceёмкость перехода при нулевом смещенииgrading coefficientкоэффициент неидеальностиjunction potentialпотенциал переходаlinear capacitanceлинейная ёмкостьrecombination current parameterрекомбинационный токemission coefficient for Isrкоэффициент идеальности диода для Isrohmic series resistanceомическое последовательное сопротивлениеtransit timeвремя переноса зарядаhigh-injection knee current (0=infinity)Граничный ток при большом уровне инжекции (0=бесконечность)reverse breakdown voltageобратное напряжение пробояcurrent at reverse breakdown voltageток при обратном напряжении пробояBv linear temperature coefficientлинейный температурный коэффициент BvRs linear temperature coefficientлинейный температурный коэффициент RsTt linear temperature coefficientлинейный температурный коэффициент TtTt quadratic temperature coefficientквадратный температурный коэффициент TtM linear temperature coefficientлинейный температурный коэффициент MM quadratic temperature coefficientквадратный температурный коэффициент Mdefault area for diodeплощадь по умолчанию для диодаDiodeДиодdata voltage level shifter (digital to analogue) verilog deviceverilog-модель схемы сдвига уровня (цифрового в аналоговый)voltage levelуровень напряженияtime delayвременная задержкаD2A Level ShifterСхема сдвига уровня Ц-Аdata voltage level shifter (analogue to digital) verilog deviceverilog-модель схемы сдвига уровня (аналогового в цифровой)VВA2D Level ShifterСхема сдвига уровня А-Ц2to4 demultiplexer verilog deviceverilog-модель демультиплексора 2на42to4 DemuxДемультиплексор 2на43to8 demultiplexer verilog deviceverilog-модель демультиплексора 3на83to8 DemuxДемультиплексор 3на84to16 demultiplexer verilog deviceverilog-модель демультиплексора 4на164to16 DemuxДемультиплексор 4на16externally controlled voltage sourceуправляемый внешне источник напряженияvoltage in Voltsнапряжение в вольтахExternally Controlled Voltage SourceУправляемый внешне источник напряженияEPFL-EKV MOS 2.6 verilog deviceverilog-модель EPFL-EKV МОП 2.6long = 1, short = 2длинный = 1, короткий = 2length parameterДлинаmмWidth parameterШиринаparallel multiple device numberчисло параллельных моделейseries multiple device numberчисло последовательных моделейgate oxide capacitance per unit areaёмкость затвор-окисел на единицу площадиF/m**2Ф/м**2metallurgical junction depthглубина технологического переходаchannel width correctionкоррекция ширины каналаchannel length correctionкоррекция длины каналаlong channel threshold voltageпороговое напряжение длинного каналаbody effect parameterпараметр влияния подложкиV**(1/2)В**(1/2)bulk Fermi potentialобъёмный потенциал Фермиtransconductance parameterпередаточная проводимостьA/V**2А/В**2mobility reduction coefficientкоэффициент снижения подвижности1/V1/Вmobility coefficientкоэффициент подвижностиV/mВ/мlongitudinal critical fieldпродольное критическое полеdepletion length coefficientкоэффициент длины обедненияnarrow-channel effect coefficientкоэффициент влияния узкого каналаreverse short channel charge densityобратная плотность заряда короткого каналаA*s/m**2А*с/м**2characteristic lengthхарактеристическая длинаthreshold voltage temperature coefficientтемпературный коэффициент порогового напряженияV/KВ/Кmobility temperature coefficientтемпературный коэффициент подвижностиLongitudinal critical field temperature exponentТемпературный показатель продольного критического поляIbb temperature coefficientтемпературный коэффициент IbbHICUM Level 2 v2.22 verilog deviceverilog-модель HICUM Level 2 v2.22GICCR constantКонстанта GICCRA^2sA^2sZero-bias hole chargeЗаряд дырок при нулевом смещенииCoulКлHigh-current correction for 2D and 3D effectsКоррекция высокого тока для 2D- и 3D-эффектовEmitter minority charge weighting factor in HBTsВесовой коэффициент неосновных носителей заряда эмиттера в HBTCollector minority charge weighting factor in HBTsВесовой коэффициент неосновных носителей заряда коллектора в HBTB-E depletion charge weighting factor in HBTsВесовой коэффициент истощения заряда B-E в HBTB-C depletion charge weighting factor in HBTsВесовой коэффициент истощения заряда B-C в HBTInternal B-E saturation currentВнутренний ток насыщения B-EInternal B-E current ideality factorКоэффициент идеальности внутреннего тока B-EInternal B-E recombination saturation currentВнутренний ток насыщения рекомбинации B-EInternal B-E recombination current ideality factorКоэффициент идеальности внутреннего тока рекомбинации B-EPeripheral B-E saturation currentПериферийный ток насыщения B-EPeripheral B-E current ideality factorКоэффициент идеальности периферийного тока B-EPeripheral B-E recombination saturation currentПериферийный ток насыщения рекомбинации B-EPeripheral B-E recombination current ideality factorКоэффициент идеальности периферийного тока рекомбинации B-ENon-ideality factor for III-V HBTsКоэффициент неидеальности для III-V HBTBase current recombination time constant at B-C barrier for high forward injectionКонстанта времени рекомбинации базового тока на барьере B-C при большом уровне прямой инжекцииInternal B-C saturation currentВнутренний ток насыщения B-CInternal B-C current ideality factorКоэффициент идеальности внутреннего тока B-CExternal B-C saturation currentВнешний ток насыщения B-CExternal B-C current ideality factorКоэффициент идеальности внешнего тока B-CB-E tunneling saturation currentТок насыщения туннелирования B-EExponent factor for tunneling currentКоэффициент экспоненты для туннельного токаSpecifies the base node connection for the tunneling currentУказывает соединение базового узла для туннелирующего токаAvalanche current factorКоэффициент лавинного токаExponent factor for avalanche currentКоэффициент экспоненты для лавинного токаRelative TC for FAVLОтносительная теплопроводность компонентов FAVL1/K1/КRelative TC for QAVLОтносительная теплопроводность компонентов QAVLZero bias internal base resistanceВнутреннее сопротивление базы при нулевом смещенииExternal base series resistanceВнешнее последовательное сопротивление базыFactor for geometry dependence of emitter current crowdingКоэффициент для геометрической зависимости от сжатия тока эмиттераCorrection factor for modulation by B-E and B-C space charge layerКоэффициент коррекции для модуляции по слою пространственного заряда B-E и B-CRatio of HF shunt to total internal capacitance (lateral NQS effect)Отношение шунтирующей на ВЧ к полной внутренней ёмкости (побочный неквазистатический эффект)Ration of internal to total minority chargeОтношение внутреннего к полному неосновному зарядуEmitter series resistanceПоследовательное сопротивление эмиттераExternal collector series resistanceВнешнее последовательное сопротивление коллектораSubstrate transistor transfer saturation currentТок насыщения переноса заряда транзистора на подложкеForward ideality factor of substrate transfer currentПрямой коэффициент идеальности тока переноса заряда подложкиC-S diode saturation currentТок насыщения диода C-SIdeality factor of C-S diode currentКоэффициент идеальности тока диода C-STransit time for forward operation of substrate transistorВремя переноса заряда для прямой операции транзистора с подложкойSubstrate series resistanceПоследовательное сопротивление подложкиSubstrate shunt capacitanceШунтирующая ёмкость подложкиInternal B-E zero-bias depletion capacitanceВнутренняя барьерная ёмкость B-E при нулевом смещенииInternal B-E built-in potentialВнутренняя контактная разность потенциалов B-EInternal B-E grading coefficientКоэффициент неидеальности внутреннего B-ERatio of maximum to zero-bias value of internal B-E capacitanceОтношение максимального значения к значению нулевого смещения внутренней ёмкости B-EPeripheral B-E zero-bias depletion capacitanceПериферийная ёмкость B-E при нулевом смещенииPeripheral B-E built-in potentialПериферийная контактная разность потенциалов B-EPeripheral B-E grading coefficientКоэффициент неидеальности периферийного B-ERatio of maximum to zero-bias value of peripheral B-E capacitanceОтношение максимального значения к значению нулевого смещения периферийной ёмкости B-EInternal B-C zero-bias depletion capacitanceВнутренняя барьерная ёмкость B-C при нулевом смещенииInternal B-C built-in potentialВнутренняя контактная разность потенциалов B-CInternal B-C grading coefficientКоэффициент неидеальности внутреннего B-CInternal B-C punch-through voltageВнутреннее пробивное напряжение B-CExternal B-C zero-bias depletion capacitanceВнешняя барьерная ёмкость B-C при нулевом смещенииExternal B-C built-in potentialВнешняя контактная разность потенциалов B-CExternal B-C grading coefficientКоэффициент неидеальности внешнего B-EExternal B-C punch-through voltageВнешнее пробивное напряжение B-CPartitioning factor of parasitic B-C capКоэффициент распределения паразитной ёмкости B-CPartitioning factor of parasitic B-E capКоэффициент распределения паразитной ёмкости B-EC-S zero-bias depletion capacitanceБарьерная ёмкость C-S при нулевом смещенииC-S built-in potentialКонтактная разность потенциалов C-SC-S grading coefficientКоэффициент неидеальности C-SC-S punch-through voltageПробивное напряжение C-SLow current forward transit time at VBC=0VВремя переноса заряда в прямом включении слабого тока при VBC=0VTime constant for base and B-C space charge layer width modulationКонстанта времени для модуляции по слою пространственного заряда базы и B-CTime constant for modelling carrier jam at low VCEКонстанта времени для моделирования затора несущей при низком VCENeutral emitter storage timeВремя хранения нейтрального эмиттераExponent factor for current dependence of neutral emitter storage timeКоэффициент экспоненты для токовой зависимости от времени хранения нейтрального эмиттераSaturation time constant at high current densitiesКонстанта времени насыщения на высоких плотностях токаSmoothing factor for current dependence of base and collector transit timeКоэффициент сглаживания для токовой зависимости от времени перехода база-коллекторPartitioning factor for base and collector portionКоэффициент распределения для участка база-коллекторInternal collector resistance at low electric fieldВнутреннее сопротивление коллектора при малой силе электрического поляVoltage separating ohmic and saturation velocity regimeНапряжение, разделяющее омический и насыщения скоростные режимыInternal C-E saturation voltageВнутреннее напряжение насыщения C-ECollector punch-through voltageПробивное напряжение коллектораStorage time for inverse operationВремя хранения для обратной операцииTotal parasitic B-E capacitanceОбщая паразитная ёмкость B-ETotal parasitic B-C capacitanceОбщая паразитная ёмкость B-CFactor for additional delay time of minority chargeКоэффициент для дополнительного времени задержки неосновных носителей зарядаFactor for additional delay time of transfer currentКоэффициент для дополнительного времени задержки тока переносаFlag for turning on and off of vertical NQS effectФлаг для включения и отключения вертикального неквазистатического эффектаFlicker noise coefficientКоэффициент 1/f-шумаFlicker noise exponent factorКоэффициент экспоненты 1/f-шумаFlag for determining where to tag the flicker noise sourceФлаг для определения места отметки источника 1/f-шумаScaling factor for collector minority charge in direction of emitter widthМасштабный коэффициент для неосновных носителей заряда коллектора в направлении ширины эмиттераScaling factor for collector minority charge in direction of emitter lengthМасштабный коэффициент для неосновных носителей заряда коллектора в направлении длины эмиттераBandgap voltage extrapolated to 0 KНапряжение ширины запрещённой зоны, экстраполированное к 0 KFirst order relative TC of parameter T0Относительная теплопроводность компонентов первого порядка параметра T0Second order relative TC of parameter T0Относительная теплопроводность компонентов второго порядка параметра T0Temperature exponent for RCI0Температурный показатель для RCI0Relative TC of saturation drift velocityОтносительная теплопроводность компонентов дрейфовой скорости насыщенияRelative TC of VCESОтносительная теплопроводность компонентов VCESTemperature exponent of internal base resistanceТемпературный показатель внутреннего сопротивления базыTemperature exponent of external base resistanceТемпературный показатель внешнего сопротивления базыTemperature exponent of external collector resistanceТемпературный показатель внешнего сопротивления коллектораTemperature exponent of emitter resistanceТемпературный показатель сопротивления эмиттераTemperature exponent of mobility in substrate transistor transit timeТемпературный показатель подвижности во времени переноса заряда транзистора с подложкойEffective emitter bandgap voltageЭффективное напряжение ширины запрещённой зоны эмиттераEffective collector bandgap voltageЭффективное напряжение ширины запрещённой зоны коллектораEffective substrate bandgap voltageЭффективное напряжение ширины запрещённой зоны подложкиCoefficient K1 in T-dependent band-gap equationКоэффициент K1 в T-зависимом уравнении ширины запрещённой зоныCoefficient K2 in T-dependent band-gap equationКоэффициент K2 в T-зависимом уравнении ширины запрещённой зоныExponent coefficient in transfer current temperature dependenceКоэффициент показателя в зависимости температуры тока переносаExponent coefficient in B-E junction current temperature dependenceКоэффициент показателя в зависимости температуры тока перехода B-ERelative TC of forward current gain for V2.1 modelОтносительная теплопроводность усиления прямого тока для модели V2.1Flag for turning on and off self-heating effectФлаг для включения и отключения эффекта самонагреваThermal resistanceТепловое сопротивлениеK/WK/WThermal capacitanceТепловая ёмкостьJ/WJ/WFlag for compatibility with v2.1 model (0=v2.1)Флаг для совместимости с моделью v2.1 (0=v2.1)Temperature at which parameters are specifiedТемпература, при которой указываются параметрыCCTemperature change w.r.t. chip temperature for particular transistorИзменение температуры относительно температуры чипа для определённого транзистораKKHICUM L2 v2.22HICUM L2 v2.22heavily doped diffusion lengthдлина диффузии при сильном легированииdrain/source diffusion sheet resistanceсопротивление диффузионного слоя сток/истокOhm/squareОм/квадратsource contact resistanceконтактное сопротивление истокаOhmОмdrain contact resistanceконтактное сопротивление стокаgate to source overlap capacitanceёмкость перекрытия затвора и истокаF/mФ/мgate to drain overlap capacitanceёмкость перекрытия затвора и стокаgate to bulk overlap capacitanceёмкость перекрытия затвора и подложкиfirst impact ionization coefficientпервый коэффициент ударной ионизации1/m1/мsecond impact ionization coefficientвторой коэффициент ударной ионизацииsaturation voltage factor for impact ionizationфактор напряжения насыщения для ударной ионизацииarea related theshold voltage mismatch parameterпараметр несоответствия порогового напряжения, связанный с поверхностьюV*mВ*мarea related gain mismatch parameterпараметр несоответствия усиления, связанный с поверхностьюarea related body effect mismatch parameterпараметр несоответствия эффекта подложки, связанный с поверхностьюsqrt(V)*msqrt(В)*мAАFФdiode relative areaотносительная площадь диодаcharge partition parameterпараметр разделения зарядаparameter measurement temperatureтемпература, при которой измерены параметры моделиCelsius°CEPFL-EKV NMOS 2.6nМОП EPFL-EKV 2.6EPFL-EKV PMOS 2.6pМОП EPFL-EKV 2.6equation defined deviceмодель, заданная уравнениемtype of equationsтип уравненийnumber of branchesчисло ветвейcurrent equationуравнение токаcharge equationуравнение зарядаEquation Defined DeviceМодель, заданная уравнениемequationуравнениеEquationУравнениеput result into datasetпоместить результат в набор данныхQucsator equationУравнение QucsatorQucs legacy equationУстаревшее уравнение Qucsexternally driven transient simulationмоделирование переходного процесса внешним движкомintegration methodметод интегрированияorder of integration methodпорядок метода интегрированияinitial step size in secondsначальный размер шага в секундахminimum step size in secondsминимальный размер шага в секундахrelative tolerance of local truncation errorотносительный допуск на локальные ошибки усеченияabsolute tolerance of local truncation errorабсолютный допуск на локальные ошибки усеченияoverestimation of local truncation errorверхний предел переоценки ошибок усеченияrelax time step rasterдопустимые неточности шагов по времениperform an initial DC analysisвыполнить анализ на начальном постоянном токеmaximum step size in secondsмаксимальный размер шага в секундахExternal transient simulationВнешнее моделирование переходного процесса1bit full adder verilog deviceverilog-модель 1-битного полного сумматора1Bit FullAdder1-битный полный сумматор2bit full adder verilog deviceverilog-модель 2-битного полного сумматора2Bit FullAdder2-битный полный сумматорgated D latch verilog deviceverilog-модель управляемой D-защёлкиGated D-LatchУправляемая D-защёлка4bit Gray to binary converter verilog deviceverilog-модель преобразователя 4-битного кода Грея в двоичный4Bit Gray2Bin4-разрядный Gray2Binground (reference potential)земля (опорный потенциал)GroundЗемляgyrator (impedance inverter)гиратор (преобразователь полного сопротивления)gyrator ratioкоэффициент гирацииGyratorГиратор1bit half adder verilog deviceverilog-модель 1-битного полусумматора1Bit HalfAdder1-битный полусумматорHarmonic balance simulationМоделирование гармонического балансаnumber of harmonicsчисло гармоникHarmonic balanceГармонический баланс4bit highest priority encoder (binary form) verilog deviceverilog-модель 4-битного шифратора по наивысшему приоритету (двоичная форма)4Bit HPRI-Bin4-разрядный HPRI-Binhybrid (unsymmetrical 3dB coupler)гибридный (несимметричный разветвитель на 3 дБ)phase shift in degreeсдвиг фазы в градусахHybridГибридexponential current sourceэкспоненциальный источник токаcurrent before rising edgeток перед возрастающим фронтомmaximum current of the pulseмаксимальный ток импульсаstart time of the exponentially rising edgeвремя начала экспоненциально нарастающего фронтаstart of exponential decayначало экспоненциального спадаtime constant of the rising edgeпостоянная времени нарастающего фронтаtime constant of the falling edgeпостоянная времени спадающего фронтаExponential Current PulseИсточник экспоненциального импульсного токаfile based current sourceисточник тока на основе файлаname of the sample fileимя файла с отсчётамиinterpolation typeтип интерполяцииrepeat waveformповторить форму сигналаcurrent gainусиление токаFile Based Current SourceИсточник тока на основе файлаinductorкатушка индуктивностиinductance in Henryиндуктивность в генриinitial current for transient simulationначальный ток для моделирования переходных процессовInductorКатушка индуктивностиcurrent probeизмеритель токаCurrent ProbeИзмеритель токаideal current pulse sourceидеальный источник импульсного токаcurrent before and after the pulseток до и после импульсаcurrent of the pulseток во время импульсаstart time of the pulseвремя начала импульсаending time of the pulseвремя окончания импульсаrise time of the leading edgeвремя нарастания фронта импульсаfall time of the trailing edgeвремя спада среза импульсаCurrent PulseИсточник импульсного токаideal rectangle current sourceидеальный источник тока прямоугольной формыcurrent at high pulseток на вершине импульсаduration of high pulsesдлительность вершины импульсаduration of low pulsesдлительность нижнего уровня импульсаinitial delay timeначальное время задержкиRectangle CurrentИсточник тока прямоугольной формыisolatorизоляторIsolatorИзоляторjunction field-effect transistorполевой транзистор с pn-переходомthreshold voltageпороговое напряжениеchannel-length modulation parameterпараметр для модуляции длины каналаparasitic drain resistanceпаразитное сопротивление стокаparasitic source resistanceпаразитное сопротивление истокаgate-junction saturation currentток насыщения затвораgate-junction emission coefficientкоэффициента эмиссии затвораgate-junction recombination current parameterток рекомбинации управляющего p-n-переходаIsr emission coefficientкоэффициент эмиссии Isrzero-bias gate-source junction capacitanceёмкость затвор-исток при нулевом смещенииzero-bias gate-drain junction capacitanceёмкость затвор-сток при нулевом смещенииgate-junction potentialпотенциал затвораforward-bias junction capacitance coefficientкоэффициент ёмкости перехода при прямом смещенииgate P-N grading coefficientкоэффициент неидеальности управляющего p-n-переходаVt0 temperature coefficientтемпературный коэффициент Vt0Beta exponential temperature coefficientэкспоненциальный температурный коэффициент Betadefault area for JFETплощадь по умолчанию для полевого транзистора с управляющим pn-переходомn-JFETn-JFETp-JFETполевой транзистор с p-каналомJK flip flop with asynchron set and resetJK-триггер с асинхронными входами установки и сбросаJK flip flop with asynchronous set and resetJK-триггер с асинхронными входами установки и сбросаJK-FlipFlopJK-триггерjk flip flop with set and reset verilog deviceverilog-модель JK триггера с установкой и сбросомJK-FlipFlop w/ SRJK триггер с SRComponent taken from Qucs libraryКомпонент из библиотеки Qucsname of qucs library fileимя библиотечного файла Qucsname of component in libraryимя компонента в библиотекеLogarithmic Amplifier verilog deviceVerilog-модель логарифмического усилителяscale factorкоэффициент масштабированияscale factor errorошибка коэффициента масштабирования%%input I1 bias currentток смещения входа I1input reference bias currentвходной опорный ток смещенияnumber of decadesчисло разрядовconformity errorошибка соответствияoutput offset errorошибка смещения по выходуamplifier input resistanceвходное сопротивление усилителяamplifier 3dB frequencyполоса пропускания усилителя на уровне 3ДбHzГцamplifier output resistanceвыходное сопротивление усилителяconformity error temperature coefficientтемпературный коэффициент ошибки соответствия%/Celsius%/°Coffset temperature coefficientтемпературный коэффициент смещенияV/CelsiusВ/°Cscale factor error temperature coefficientтемпературный коэффициент ошибки коэффициента масштабированияinput I1 bias current temperature coefficientтемпературный коэффициент тока смещения входа I1A/CelsiusА/°Cinput reference bias current temperature coefficientтемпературный коэффициент опорного тока смещения входа I1Logarithmic AmplifierЛогарифмический усилительIIRRlogic 0 verilog deviceverilog-модель логического 0logic 0 voltage levelуровень напряжения логического 0Logic 0Логический 0logic 1 verilog deviceverilog-модель логического 1logic 1 voltage levelуровень напряжения логического 1Logic 1Логическая 1logical ANDлогическое Иn-port ANDn-входовое Иlogical bufferлогический буферBufferБуферlogical inverterлогический инверторInverterИнверторlogical NANDлогическое НЕ-Иn-port NANDn-входовое НЕ-Иlogical NORлогическое НЕ-ИЛИn-port NORn-входовое НЕ-ИЛИlogical ORлогическое ИЛИn-port ORn-входовое ИЛИlogical XNORлогическое ИСКЛЮЧАЮЩЕЕ НЕ-ИЛИn-port XNORn-входовое ИСКЛЮЧАЮЩЕЕ НЕ-ИЛИlogical XORлогическое ИСКЛЮЧАЮЩЕЕ ИЛИn-port XORn-входовое ИСКЛЮЧАЮЩЕЕ ИЛИMESFET verilog deviceverilog-модель МеП полевой транзисторmodel selectorвыбор моделиpinch-off voltageнапряжение отсечкиA/(V*V)А/(В*В)saturation voltage parameterнапряжение насыщенияchannel length modulation parameterпараметр модуляции длины каналаdoping profile parameterпараметр распределения легирующей примесиpower law exponent parameterпараметр степенной зависимостиpower feedback parameterпараметр обратной связи по мощности1/W1/Втmaximum junction voltage limit before capacitance limitingмаксимальное напряжение на переходе перед ёмкостным ограничениемcapacitance saturation transition voltageнапряжение перехода при ёмкостном насыщенииcapacitance threshold transition voltageнапряжение перехода при ёмкостном порогеdc drain pull coefficientкоэффициент нагрузки стока по постоянному токуsubthreshold conductance parameterпараметр подпороговой проводимостиdiode saturation currentток насыщения диодаdiode emission coefficientкоэффициент эмиссии диодаbuilt-in gate potentialПотенциал поля затвораgate-drain junction reverse bias breakdown voltageобратное напряжение пробоя перехода затвор-стокdiode saturation current temperature coefficientтемпературный коэффициент тока насыщения диодаtransit time under gateвремя переноса заряда под затворомchannel resistanceсопротивление каналаarea factorфактор поверхностиgate reverse breakdown currentобратный ток пробоя затвораenergy gapширина запрещённой зоныeVэВzero bias gate-drain junction capacitanceёмкость затвор-сток при нулевом смещенииzero bias gate-source junction capacitanceёмкость затвор-исток при нулевом смещенииzero bias drain-source junction capacitanceёмкость сток-исток при нулевом смещенииBeta temperature coefficientтемпературный коэффициент BetaAlpha temperature coefficientтемпературный коэффициент AlphaGamma temperature coefficientтемпературный коэффициент GammaSubthreshold slope gate parameterПодпороговый наклон характеристики затвораsubthreshold drain pull parameterподпороговый параметр нагрузки стокаgate-source current equation selectorвыбор уравнения для тока затвор-истокgate-drain current equation selectorвыбор уравнения для тока затвор-стокgate-source charge equation selectorвыбор уравнения для заряда на переходе затвор-истокgate-drain charge equation selectorвыбор уравнения для заряда на переходе затвор-стокdrain-source charge equation selectorвыбор уравнения для заряда на переходе сток-истокVto temperature coefficientТемпературный коэффициент Vt0gate resistanceсопротивление затвораOhmsОмdrain resistanceсопротивление стокаsource resistanceсопротивление истокаgate resistance temperature coefficientтемпературный коэффициент сопротивления затвора1/Celsius1/°Cdrain resistance temperature coefficientтемпературный коэффициент сопротивления стокаsource resistance temperature coefficientтемпературный коэффициент сопротивления истокаgate reverse breakdown currrentобратный ток пробоя затвораforward bias slope resistanceдинамическое сопротивление в прямом направленииbreakdown slope resistanceдинамическое сопротивление при пробоеshot noise coefficientкоэффициент дробового шумаMESFETМеПModular Operational Amplifier verilog deviceVerilog-модель модульного операционного усилителяGain bandwidth product (Hz)Произведение усиления на полосу частот (Гц)Open-loop differential gain at DC (dB)Дифференциальное усиление при разомкнутой ОС на постоянном токе (Дб)Second pole frequency (Hz)Частота второго полюса (Гц)Output resistance (Ohm)Выходное сопротивление (Ом)Differential input capacitance (F)Дифференциальная входная ёмкость (Ф)Differential input resistance (Ohm)Дифференциальное входное сопротивление (Ом)Input offset current (A)Разность входных токов смещения (А)Input bias current (A)Входной ток смещения (А)Input offset voltage (V)Входное напряжение смещения (В)Common-mode rejection ratio at DC (dB)Коэффициент ослабления синфазного сигнала по постоянному току (Дб)Common-mode zero corner frequency (Hz)Граничная частота синфазного сигнала (Гц)Positive slew rate (V/s)Скорость нарастания (В/с)Negative slew rate (V/s)Скорость убывания (В/с)Positive output voltage limit (V)Максимальное положительное выходное напряжение (В)Negative output voltage limit (V)Максимальное отрицательное выходное напряжение (В)Maximum DC output current (A)Максимальный выходной ток (А)Current limit scale factorКоэффициент масштаба для ограничения токаModular OpAmpМодульный ОУMOS field-effect transistorМОП полевой транзисторn-MOSFETМОП полевой транзистор с n-каналомp-MOSFETМОП полевой транзистор с p-каналомdepletion MOSFETМОП полевой транзистор обеднённого типаzero-bias threshold voltageпороговое напряжение при нулевом смещенииtransconductance coefficient in A/V^2коэффициент передачи в А/В²bulk threshold in sqrt(V)параметр порогового напряжения подложки в sqrt(В)surface potentialповерхностный потенциалchannel-length modulation parameter in 1/Vкоэффициент модуляции длины канала в 1/Вdrain ohmic resistanceсопротивление стокаsource ohmic resistanceсопротивление истокаgate ohmic resistanceсопротивление затвораbulk junction saturation currentток насыщения подложкиbulk junction emission coefficientкоэффициент идеальности для перехода к подложкеchannel widthширина каналаchannel lengthдлина каналаlateral diffusion lengthдлина побочной диффузииoxide thicknessтолщина окислаgate-source overlap capacitance per meter of channel width in F/mёмкость перекрытия затвора и истока на метр ширины канала в Ф/мgate-drain overlap capacitance per meter of channel width in F/mёмкость перекрытия затвора и стока на метр ширины канала в Ф/мgate-bulk overlap capacitance per meter of channel length in F/mёмкость перекрытия затвора и подложки на метр ширины канала в Ф/мzero-bias bulk-drain junction capacitanceёмкость подложка-сток при нулевом смещенииzero-bias bulk-source junction capacitanceёмкость подложка-исток при нулевом смещенииbulk junction potentialконтактная разность потенциалов подложка-переходbulk junction bottom grading coefficientкоэффициент неидеальности для нижней области подложкиbulk junction forward-bias depletion capacitance coefficientкоэффициент барьерной ёмкости подложка-переход при прямом смещенииzero-bias bulk junction periphery capacitance per meter of junction perimeter in F/mёмкость периферийной области подложки при нулевом смещении на метр периметра перехода в Ф/мbulk junction periphery grading coefficientкоэффициент неидеальности для периферийной области подложкиbulk transit timeвремя перехода для подложкиsubstrate bulk doping density in 1/cm^3плотность легирования подложки в 1/см³surface state density in 1/cm^2коэффициент поверхностной плотности заряда в 1/см²gate material type: 0 = alumina; -1 = same as bulk; 1 = opposite to bulkматериал затвора: 0 = алюминий; -1 = как у подложки; 1 = противоположный подложкеsurface mobility in cm^2/Vsповерхностная подвижность в см²/Всdrain and source diffusion sheet resistance in Ohms/squareдиффузионное поверхностное сопротивление стока и истока в Ом/квадратnumber of equivalent drain squaresколичество эквивалентных квадратов стокаnumber of equivalent source squaresколичество эквивалентных квадратов истокаzero-bias bulk junction bottom capacitance per square meter of junction area in F/m^2ёмкость нижней области подложки при нулевом смещении на кв. метр площади перехода в Ф/м²bulk junction saturation current per square meter of junction area in A/m^2ток насыщения подложка-переход на кв. метр площади перехода в А/м²drain diffusion area in m^2диффузионная поверхность стока в м²source diffusion area in m^2диффузионная поверхность истока в м²drain junction perimeterпериметр стокового переходаsource junction perimeterпериметр истокового переходаUse global SPICE temperatureИспользовать глобальную температуру SPICEMOS field-effect transistor with substrateМОП полевой транзистор с подложкойmicrostrip cornerугол микрополосковой линииwidth of lineширина линииMicrostrip Cornerугол микрополосковой линииcoupled microstrip lineсвязанная микрополосковая линияspacing between the linesрасстояние между линиямиmicrostrip modelмодель микрополосковой линииmicrostrip dispersion modelдисперсионная модель микрополосковой линииCoupled Microstrip LineСвязанная микрополосковая линияmicrostrip crossпересечение микрополосковой линииwidth of line 3ширина линии 3width of line 4ширина линии 4quasi-static microstrip modelквази-статическая модель микрополосковой линииshow port numbers in symbol or notпоказывать номера выводов в обозначении или нетMicrostrip CrossПересечение микрополосковой линииmicrostrip gapразрыв микрополосковой линииwidth of the line 1ширина линии 1width of the line 2ширина линии 2spacing between the microstrip endsрасстояние между концами микрополосковой линииMicrostrip GapРазрыв микрополосковой линииmicrostrip lange couplerмикрополосковый ответвитель ЛангеMicrostrip Lange CouplerМикрополосковый ответвитель Лангеmicrostrip lineмикрополосковая линияMicrostrip LineМикрополосковая линияmicrostrip mitered bendвыровненный изгиб микрополосковой линииMicrostrip Mitered BendВыровненный изгиб микрополосковой линииmicrostrip openразомкнутая микрополосковая линияmicrostrip open end modelмодель микрополосковой линии с разомкнутым концомMicrostrip OpenРазомкнутая микрополосковая линияmicrostrip radial stubмикрополосковый радиальный шлейфinner radiusвнутренний радиусouter radiusвнешний радиусfeeding line widthширина линии подачиstub angleугол наклона шлейфаEffective dimensionЭффективные размерыModelМодельdegreesградусыMicrostrip Radial StubМикрополосковый радиальный шлейфmicrostrip impedance stepскачок полного сопротивления микрополосковой линииwidth 1 of the line1 ширина линииwidth 2 of the line2 ширина линииMicrostrip StepСкачок ширины микрополосковой линииmicrostrip teeтройник микрополосковой линииtemperature in degree Celsiusтемпература в °CMicrostrip TeeТройник микрополосковой линииmicrostrip viaпереходное отверстие микрополосковой линииdiameter of round via conductorдиаметр круглого переходного отверстияMicrostrip ViaПереходное отверстие микрополосковой линииtwo mutual inductorsдве индуктивно связанных катушкиinductance of coil 1индуктивность обмотки 1inductance of coil 2индуктивность обмотки 2coupling factor between coil 1 and 2коэффициент связи между обмоткой 1 и 2Mutual InductorsИндуктивно связанные катушкиthree mutual inductorsтри индуктивно связанных катушкиinductance of coil 3индуктивность обмотки 3coupling factor between coil 1 and 3коэффициент связи между обмоткой 1 и 3coupling factor between coil 2 and 3коэффициент связи между обмоткой 2 и 33 Mutual Inductors3 индуктивно связанных катушкиseveral mutual inductorsнесколько индуктивно связанных катушекnumber of mutual inductancesколичество индуктивно связанных катушекinductance of coilиндуктивность обмоткиcoupling factor between coil %1 and coil %2коэффициент связи между обмоткой %1 и обмоткой %2N Mutual InductorsN индуктивно связанных катушек2to1 multiplexer verilog deviceverilog-модель мультиплексора 2в12to1 MuxМультиплексор 2в14to1 multiplexer verilog deviceverilog-модель мультиплексора 4в14to1 MuxМультиплексор 4в18to1 multiplexer verilog deviceverilog-модель мультиплексора 8в18to1 MuxМультиплексор 8в1NIGBT verilog deviceverilog-модель NIGBTgate-drain overlap areaплощадь перекрытия затвора и стокаm**2м**2area of the deviceплощадь моделиMOS transconductanceпередаточная проводимость МОПambipolar recombination lifetimeсрок жизни амбиполярной рекомбинацииmetallurgical base widthширина технологической базыavalanche uniformity factorкоэффициент лавинной однородностиavalanche multiplication exponentпоказатель лавинного умноженияgate-source capacitance per unit areaёмкость затвор-истока на единицу площадиF/cm**2Ф/см**2gate-drain oxide capacitance per unit areaёмкость перекрытия затвор-окисел на единицу площадиemitter saturation current densityплотность тока эмиттера в режиме насыщенияA/cm**2А/см**2triode region factorкоэффициент триодной зоныelectron mobilityподвижность электроновcm**2/Vsсм**2/Всhole mobilityподвижность дырbase dopingлегирование базы1/cm**31/см**3transverse field factorкоэффициент поперечного поляgate-drain overlap depletion thresholdпорог перекрытия затвора и стока в режиме обедненияNIGBTNIGBTcorrelated current sourcesкорреллированные источники токаcurrent power spectral density of source 1спектральная плотность мощности тока источника 1current power spectral density of source 2спектральная плотность мощности тока источника 2normalized correlation coefficientнормированный коэффициент коррелляцииCorrelated Noise SourcesКоррелированнные источники шумаvoltage power spectral density of source 2спектральная плотность мощности напряжения шума источника 2voltage power spectral density of source 1спектральная плотность мощности напряжения шума источника 1operational amplifierоперационный усилительabsolute value of maximum and minimum output voltageабсолютное значение максимального и минимального выходного напряженияOpAmpОУOptimizationОптимизацияoptimizationоптимизация2bit pattern generator verilog deviceverilog-модель 2-битного генератора кодовpad output valueвыходное значение генератора испытательных сигналов2Bit Pattern2-битный генератор кодов3bit pattern generator verilog deviceverilog-модель 3-битного генератора кодов3Bit Pattern3-битный генератор кодов4bit pattern generator verilog deviceverilog-модель 4-битного генератора кодов4Bit Pattern4-битный генератор кодовParameter sweepРазвёртка параметраsimulation to perform parameter sweep onмоделирование для вариации параметраparameter to sweepпараметр для развёрткиstart value for sweepначальное значение развёрткиstop value for sweepконечное значение развёрткиSimulation stepШаг моделированияphase shifterфазосдвигательPhase ShifterФазосдвигательPhotodiode verilog deviceVerilog-модель фотодиодаphotodiode emission coefficientкоэффициент эмиссии фотодиодаseries lead resistanceпоследовательное сопротивление выводовdiode dark currentтемновой ток диодаresponsivityчувствительностьA/WА/Втshunt resistanceшунтирующее сопротивлениеquantum efficiencyквантовая эффективностьlight wavelengthдлина волны светаnmнмresponsivity calculator selectorнастройка калькулятора чувствительностиPhotodiodeФотодиодPhototransistor verilog deviceVerilog-модель фототранзистораdark currentтемновой токcollector series resistanceпоследовательное сопротивление коллектораemitter series resistanceпоследовательное сопротивление эмиттераbase series resistanceпоследовательное сопротивление базыresponsivity at relative selectivity=100%чувствительность при относительной избирательности=100%relative selectivity polynomial coefficientкоэффициент полинома относительной избирательностиPhototransistorФототранзисторac voltage source with phase modulatorисточник переменного напряжения с фазовым модуляторомPMИМSPICE V(SFFM):SPICE V(SFFM):offset volageнапряжение смещенияcarrier amplitudeамплитуда несущейcarrier signal frequencyнесущая частота сигналаmodulation indexиндекс модуляцииmodulating signal frequencyчастота модулирующего сигналаV(SFFM)V(SFFM)PM modulated SourceИсточник с импульсной модуляциейPotentiometer verilog deviceVerilog-модель потенциометраnominal device resistanceноминальное сопротивление моделиshaft/wiper arm rotationвращение ручки/ползункаresistive law taper coefficientкоэффициент спадания резистивной зависимостиdevice type selectorвыбор типа моделиmaximum shaft/wiper rotationмаксимальное вращение ручки/ползункаlinearity errorнелинейностьwiper arm contact resistanceсопротивление контакта ползункаresistance temperature coefficientтемпературный коэффициент сопротивленияPPM/Celsiusпик-пик/°CPotentiometerПотенциометрBBSPICE T:SPICE T:Characteristic impedanceХарактеристическое полное сопротивлениеTransmission delayЗадержка передачиFrequencyЧастотаNormalised length at given frequencyНормализованная длина на указанной частотеInitial voltage at end 1Начальное напряжение на конце 1Initial current at end 1Начальный ток на конце 1Initial voltage at end 2Начальное напряжение на конце 2Initial current at end 2Начальный ток на конце 2TTRectangular WaveguideПрямоугольный волноводwidest sideсамая широкая сторонаshortest sideсамая короткая сторонаmaterial parameter for temperature modelпараметр материала для температурной моделиrelayрелеthreshold voltage in Voltsпороговое напряжение в вольтахhysteresis voltage in Voltsнапряжение гистерезиса в вольтахresistance of "on" state in Ohmsсопротивление в "on"-состоянии в омахresistance of "off" state in Ohmsсопротивление в "off"-состоянии в омахRelayРелеresistorрезисторohmic resistance in OhmsОмическое сопротивление в омахfirst order temperature coefficientтемпературный коэффициент первого порядкаsecond order temperature coefficientтемпературный коэффициент второго порядкаtemperature at which parameters were extracted (Qucsator only)температура, при которой были извлечены параметры (только Qucsator)ResistorРезисторResistor USРезистор USequation defined RF deviceВЧ модель, заданная уравнениемtype of parametersтип параметраnumber of portsколичество портовrepresentation during DC analysisизображение во время анализа на постоянном токеparameter equationпараметрическое уравнениеEquation Defined RF DeviceВЧ модель, заданная уравнениемRFВЧequation defined 2-port RF device2-портовая ВЧ модель, заданная уравнениемEquation Defined 2-port RF Device2-портовая ВЧ модель, заданная уравнениемRLCG transmission lineЛиния передачи RLCGRLCGRLCGresistive loadрезистивная нагрузкаOhm/mОм/мinductive loadиндуктивная нагрузкаH/mГн/мcapacitive loadёмкостная нагрузкаconductive loadкондуктивная нагрузкаS/mСм/мRLCG Transmission LineЛиния передачи RLCGRS flip flopRS-триггерRS-FlipFlopRS-триггерac power sourceисточник питания переменного токаport impedanceполное сопротивление порта(available) ac power in dBm(доступная) мощность переменного тока в дБм(available) ac power in Watts(доступная) AC мощность в ваттахenable transient model as sine source [true,false]включить переходную модель как источник синуса [true, false]Power SourceИсточник питанияS parameter simulationМоделирование S-параметровcalculate noise parametersвычислить параметры шумаinput port for noise figureвходной порт для фактора шумаoutput port for noise figureвыходной порт для фактора шумаput characteristic values into datasetпоместить характеристические значения в набор данныхsave subcircuit characteristic values into datasetсохранить характеристические значения подсхемы в набор данныхS-parameter simulationМоделирование S-параметровS parameter fileфайл с S параметрамиname of the s parameter fileимя файла с S параметрамиdata typeтип данныхn-port S parameter fileфайл S-параметров n-портового устройства1-port S parameter fileфайл с S-параметрами двухполюсника2-port S parameter fileфайл S-параметров четырехполюсникаfileфайлSPICE netlist fileфайл списка цепей SPICESPICE netlistсписок цепей SPICEsimмоделированиеspicespiceERROR: No file name in SPICE component "%1".ОШИБКА: Нет имени файла в компоненте SPICE "%1".ERROR: Cannot open SPICE file "%1".ОШИБКА: Не удаётся открыть SPICE-файл "%1".ERROR: Cannot save converted SPICE file "%1".ОШИБКА: Не удаётся сохранить преобразованный SPICE-файл "%1".ERROR: Cannot open converted SPICE file "%1".ОШИБКА: Не удаётся открыть преобразованный SPICE-файл "%1".InfoИнформацияPreprocessing SPICE file "%1".Предварительная обработка SPICE-файла "%1".ERROR: Cannot save preprocessed SPICE file "%1".ОШИБКА: Не удаётся сохранить предобработанный SPICE-файл "%1".ERROR: Cannot execute "%1".ОШИБКА: Не удаётся выполнить "%1".COMP ERROR: Cannot start QucsConv!ОШИБКА COMP: Не удаётся запустить QucsConv!Converting SPICE file "%1".Преобразование SPICE-файла "%1".subcircuitподсхемаname of qucs schematic fileимя схемного файла QucsSubcircuitПодсхемаport of a subcircuitпорт подсхемыnumber of the port within the subcircuitномер порта в подсхемеtype of the port (for digital simulation only)тип порта (только для цифрового моделирования)Conjugated port for XSPICE differential portsСвязанный порт для дифференциальных портов XSPICESubcircuit PortПорт подсхемыsubstrate definitionпараметры подложкиrelative permittivityотносительная диэлектрическая проницаемостьthickness in metersтолщина в метрахthickness of metalizationтолщина металлизацииspecific resistance of metalудельное сопротивление металлаrms substrate roughnessсреднеквадратичная шероховатость подложкиSubstrateПодложкаswitch (time controlled)переключатель (управляемый по времени)initial stateначальное состояниеtime when state changes (semicolon separated list possible, even numbered lists are repeated)время изменения состояния (допустим список с разделением точкой с запятой, списки с четными числами повторяются)resistance of "on" state in ohmsсопротивление в состоянии "on" в омахresistance of "off" state in ohmsсопротивление в состоянии "off" в омахsimulation temperature in degree Celsius (Qucsator only)температура моделирования в градусах Цельсия (только Qucsator)simulation temperature in degree Celsius (Qucsator only)Max possible switch transition time (transition time 1/100 smallest value in 'time', or this number)Максимальное возможное время перехода переключателя (время перехода — 1/100 наименьшего значения «времени» или это число)Resistance transition shape (Qucsator only)Форма перехода сопротивления (только Qucsator)Resistance transition shapeФорма перехода сопротивленияSwitchПереключательideal symmetrical transformerидеальный симметричный трансформаторvoltage transformation ratio of coil 1коэффициент трансформации напряжения обмотки 1voltage transformation ratio of coil 2коэффициент трансформации напряжения обмотки 2symmetric Transformerсимметричный трансформаторT flip flop with set and reset verilog deviceverilog-модель T-триггера с установкой и сбросомT-FlipFlop w/ SRT-триггер с SRsilicon controlled rectifier (SCR)однооперационный тринисторbreakover voltageнапряжение включенияgate trigger currentотпирающий ток управляющего электродаThyristorТиристорideal transmission lineидеальная линия передачиcharacteristic impedanceхарактеристическое полное сопротивлениеattenuation factor per length in 1/mкоэффициент ослабления на единицу длины, в 1/мTransmission LineЛиния передачиideal 4-terminal transmission lineидеальная линия передачи с 4 выводами4-Terminal Transmission LineЛиния передачи с 4 выводамиtransient simulationмоделирование переходного процессаTransient .SENS analysis with XyceАнализ .SENS переходного процесса с помощью XyceAnalysis mode Режим анализа start time in secondsначальное время в секундахstop time in secondsконечное время в секундахsimulation time stepшаг времени моделированияTransient sensitivity analysisАнализ чувствительности переходного процессаnumber of simulation time stepsчисло шагов времени моделированияperform initial DC (set "no" to activate UIC)выполнить начальный постоянный ток (установите «нет» для активации UIC)Transient simulationМоделирование переходного процессаideal transformerидеальный трансформаторvoltage transformation ratioкоэффициент трансформации напряженияTransformerТрансформаторtriac (bidirectional thyristor)триак (симметричный тиристор)(bidirectional) gate trigger current(симметричный) отпирающий ток управляющего электродаTriacТриакresonance tunnel diodeрезонансный туннельный диодpeak currentпиковый токvalley currentток впадиныvalley voltageнапряжение впадиныresonance energy in Wsрезонансная энергия в ВтсFermi energy in Wsэнергия Ферми в Втсresonance width in Wsрезонансная ширина в Втсmaximum of transmissionМаксимум передачиfitting factor for electron densityкоэффициент аппроксимации для электронной плотностиfitting factor for voltage dropкоэффициент аппроксимации для падения напряженияfitting factor for diode currentкоэффициент аппроксимации для диодного токаzero-bias depletion capacitanceбарьерная ёмкость при нулевом смещенииlife-time of electronsвремя жизни электроновTunnel DiodeТуннельный диодtwisted pair transmission lineлиния передачи витой паройdiameter of conductorдиаметр проводникаdiameter of wire (conductor and insulator)диаметр провода (проводник и изолятор)physical length of the lineфизическая длина линииtwists per length in 1/mвитков на 1 мdielectric constant of insulatorдиэлектрическая постоянная изолятораTwisted-PairВитая параSymbol file not found: %1Файл обозначений не найден: %1voltage controlled current sourceисточник тока, управляемый напряжениемforward transconductanceпрямая передаточная проводимостьVoltage Controlled Current SourceИсточник тока, управляемый напряжениемvoltage controlled voltage sourceисточник напряжения, управляемый напряжениемvoltage controlled resistorуправляемый напряжением резисторresistance gainвозрастание сопротивленияVoltage Controlled ResistorУправляемый напряжением резисторVoltage Controlled Voltage SourceИсточник напряжения, управляемый напряжениемVerilog fileФайл VerilogName of Verilog fileИмя Verilog-файлаverilogverilogERROR: No file name in %1 component "%2".ОШИБКА: Нет имени файла в %1 компоненте "%2".ERROR: Cannot open %1 file "%2".ОШИБКА: Не удаётся открыть %1 файл "%2".exponential voltage sourceисточник экспоненциального напряженияvoltage before rising edgeнапряжение перед возрастающим фронтомmaximum voltage of the pulseмаксимальное напряжение импульсаrise time of the rising edgeвремя нарастания импульсаfall time of the falling edgeвремя спада импульсаExponential Voltage PulseИсточник экспоненциального импульсного напряженияfile based voltage sourceисточник напряжения на основе файлаFile Based Voltage SourceИсточник напряжения на основе файлаVHDL fileФайл VHDLName of VHDL fileИмя файла VHDLvhdlVHDLgeneric variableобобщённая переменнаяideal ac voltage sourceидеальный источник переменного напряженияAC voltage source (SPICE)Источник переменного напряжения (SPICE)ac Voltage Sourceисточник напряжения переменного токаideal dc voltage sourceидеальный источник постоянного напряженияdc Voltage Sourceисточник напряжения постоянного токаnoise voltage sourceисточник шумового напряженияvoltage power spectral density in V^2/Hzспектральная плотность мощности шумового напряжения в В²/ГцNoise Voltage SourceИсточник шумового напряженияvoltage probeизмеритель напряженияVoltage ProbeИзмеритель напряженияideal voltage pulse sourceидеальный источник импульсного напряженияvoltage before and after the pulseнапряжение до и после импульсаvoltage of the pulseнапряжение во время импульсаVoltage PulseИсточник импульсного напряженияideal rectangle voltage sourceидеальный источник напряжения прямоугольной формыvoltage of high signalнапряжение вершины импульсаvoltage of low signal (SPICE only)напряжение низины импульса (только SPICE)Rectangle VoltageИсточник напряжения прямоугольной формыLocus CurveКруговая диаграмма <invalid> <неправильно>invalidнеправильноPolarПолярнаяPolar-Smith CombiСмешанная полярная-СмитаSmith-Polar CombiСмешанная Смита-полярная3D-CartesianТрёхмерная декартоваяCartesianДекартоваяSmith ChartДиаграмма СмитаAdmittance SmithДиаграмма Смита (проводимости)no variablesнет переменныхwrong dependencyнеправильная зависимостьno dataнет данныхTabularТабличнаяTiming DiagramВременная диаграммаTruth TableТаблица истинностиERROR: Cannot open file "%1".
ОШИБКА: Не удаётся открыть файл "%1".
ERROR: Cannot create user library subdirectory !
ОШИБКА: Не удаётся создать подкаталог для библиотек пользователя!
ERROR: Cannot create file "%1".
ОШИБКА: Не удаётся создать файл "%1".
OverwriteЗаменитьFile "%1" already exists.
Overwrite ?Файл «%1» уже существует.
Заменить ?Export to imageСохранить как изображениеInkscape start error!Ошибка запуска Inkscape!Successfully exportedУспешно экспортированоDisk write error!Ошибка записи на диск!Unsupported format of graphics file.
Use PNG, JPEG or SVG graphics!Неподдерживаемый формат графического файла.
Используйте форматы SVG, PNG или JPEG!Error: Wrong time format in "%1". Use positive number with unitsОшибка: Неправильный формат времени в "%1". Используйте положительное число с единицами измеренияverilog-a user devicesпользовательские модели verilog-alumped componentsдискретные компонентыsourcesисточникиprobesизмерителиRF componentsРЧ-компонентыtransmission linesлинии передачиnonlinear componentsнелинейные компонентыmicroelectronicsмикроэлектроникаverilog-a devicesмодели verilog-adigital componentsцифровые компонентыfile componentsфайловые компонентыsimulationsвиды моделированияequationsуравненияSPICE componentsкомпоненты SPICESPICE netlist sectionsРазделы списка цепей SPICESPICE specific sectionsспециальные разделы SPICESPICE simulationsсимуляции SPICEXSPICE devicesустройства XSPICEQucs legacy devicesустаревшие устройства Qucsdiagramsдиаграммыpaintingsрисункиexternal sim componentsвнешние компоненты моделированияEdit PropertiesИзменить свойстваExport as imageСохранить как изображениеpower matchingсогласование мощностиnoise matchingсогласование шума2-port matchingсогласование четырёхполюсникаThe ground potential cannot be labeled!Потенциал земли не может иметь метку!Octave not found in: %1
Set the Octave location on the application settings.Octave не найден в: %1
Установите расположение Octave в настройках программы.ArrowСтрелкаEllipseЭллипсfilled Ellipseзаполненный эллипсEdit Ellipse PropertiesИзменение свойств эллипсаElliptic ArcЭллиптическая дугаEdit Arc PropertiesИзменение свойств дугиLineЛинияEdit Line PropertiesИзменение свойств линииTextТекстRectangleПрямоугольникfilled Rectangleзаполненный прямоугольникEdit Rectangle PropertiesИзменение свойств прямоугольникаPrint DocumentНапечатать документCannot create output file!Не удаежётся создать выходной файл!untitledбез названияFormat Error:
'Painting' field is not closed!Ошибка формата:
Поле 'Painting' не закрыто!Wrong document version: Неправильная версия документа: Clipboard Format Error:
Unknown field!Ошибка формата в буфере обмена:
Неизвестное поле!Cannot save C++ file "%1"!Невозможно сохранить C++ файл "%1"!Cannot open Verilog-A file "%1"!Невозможно открыть файл Verilog-A «%1»!Cannot save JSON props file "%1"!Невозможно сохранить файл свойств JSON «%1»!No valid osdi file. Re-compile verilog-a file first!Нет корректного файла osdi. Сначала перекомпилируйте файл verilog-a!Cannot save JSON symbol file "%1"!Невозможно сохранить файл обозначений JSON "%1"!Cannot save document!Не удаётся сохранить документ!Format Error:
Wrong property field limiter!Ошибка формата:
Неправильный ограничитель поля свойства!Format Error:
Unknown property: Ошибка формата:
Неизвестное свойство: Format Error:
Number expected in property field!Ошибка формата:
В поле свойства ожидалось число!Format Error:
'Property' field is not closed!Ошибка формата:
Поле 'Property' не закрыто!Format Error:
'Component' field is not closed!Ошибка формата:
Поле 'Component' не закрыто!Format Error:
Wrong 'wire' line format!Ошибка формата:
Неправильный формат строки у 'wire'!Format Error:
'Wire' field is not closed!Ошибка формата:
Поле 'Wire' не закрыто!Format Error:
Unknown diagram!Ошибка формата:
Неизвестная диаграмма!Format Error:
Wrong 'diagram' line format!Ошибка формата:
Неправильный формат строки у 'diagram'!Format Error:
'Diagram' field is not closed!Ошибка формата:
Поле 'Diagram' не закрыто!Format Error:
Wrong 'painting' line delimiter!Ошибка формата:
Неправильный формат строки 'painting'!Format Error:
Unknown painting!Ошибка формата:
Неизвестное изображение!Format Error:
Wrong 'painting' line format!Ошибка формата:
Неправильный формат строки у 'painting'!Cannot load document: Не удаётся загрузить документ: Wrong document type: Неправильный тип документа: WarningПредупреждениеWrong document version
Неправильная версия документа
Try to open it anyway?Всё равно попытаться открыть?File Format Error:
Unknown field!Ошибка формата файла:
Неизвестное поле!ERROR: Component "%1" has no analog model.ОШИБКА: У компонента "%1" нет аналоговой модели.ERROR: Component "%1" has no digital model.ОШИБКА: У компонента "%1" нет цифровой модели.ERROR: Cannot load subcircuit "%1".ОШИБКА: Не удаётся загрузить подсхему "%1".WARNING: Skipping library component "%1".ПРЕДУПРЕЖДЕНИЕ: Пропускается библиотечный компонент "%1".ERROR: "%1": Cannot load library component "%2" from "%3"ОШИБКА: "%1": Не удаётся загрузить библиотечный компонент "%2" из "%3"WARNING: Ignore simulation component in subcircuit "%1".ПРЕДУПРЕЖДЕНИЕ: Моделируемый компонент в подсхеме "%1" будет игнорироваться.WARNING: Equations in "%1" are 'time' typed.ПРЕДУПРЕЖДЕНИЕ: уравнения в «%1» имеют тип «время».ERROR: Only one digital simulation allowed.ОШИБКА: Разрешается только одно цифровое моделирование.ERROR: Analog and digital simulations cannot be mixed.ОШИБКА: Аналоговое и цифровое моделирование нельзя смешивать.ERROR: Digital simulation needs at least one digital source.ОШИБКА: Для цифрового моделирования требуется хотя бы один цифровой источник.Part listСписок частейFilter order = %1Порядок фильтров = %1Zeros list Pk=Re+j*ImСписок нулей Pk=Re+j*ImLPF prototype poles list Pk=Re+j*ImСписок полюсов протитотипа ФНЧ Pk=Re+j*ImPoles list Pk=Re+j*ImСписок полюсов Pk=Re+j*ImQucs Editor Version Версия редактора Qucs
Very simple text editor for Qucs
Очень простой текстовый редактор для Qucs
Copyright (C) 2004, 2005 by Michael Margraf
Copyright (C) 2004, 2005 Michael Margraf
Usage: qucsedit [-r] file
Использование: qucsedit [-r] файл
-h display this help and exit
-h показать эту справку и выйти
-r open file read-only
-r открыть файл только для чтения
Too long command line argument!
Слишком много аргументов в командной строке
Wrong command line argument!
Неверный аргумент командной строки!
Only one filename allowed!
Разрешается только одно имя файла!
High-impedance is %1 ohms, low-impedance is %2 ohms.
To get acceptable results it is recommended to use
a substrate with lower permittivity and larger height.
Высокоимпедансный - %1 Ом, низкоимпедансный - %2 Ом.
Для получения приемлемых результатов рекомендуется использовать
подложку с меньшей проницаемостью и большей высотой.
Cannot save settings !Невозможно сохранить настройки! Cannot save settings file !Невозможно сохранить файл настроек! Quarter wave filters do not allow low-pass nor high-pass masks
Четвертьволновые фильтры не допускают ни низкочастотных, ни высокочастотных масок
Cannot save GUI settings in
Невозможно сохранить параметры графического интерфейса в
XYCE scriptСкрипт XYCEXSPICE generic deviceТиповое устройство XSPICEPortsListСписок портов.MODEL definition referenceСсылка на определение .MODELXSPICEXSPICEXSPICE CodeModel: cfunc.mod and ifspec.ifs files pair
XSPICE CodeModel: пара файлов cfunc.mod и ifspec.ifs
XSPICE CodeModelXSPICE CodeModelXSPICE precompiled CodeModel library
Предкомплированная библиотека CodeModel XSPICE
Precompiled CM-libraryПредкомплированная CM-библиотекаXSPICE precompiled CM-libraryПредкомплированная CM-библиотека XSPICESPICE V(TRRANDOM):SPICE V(TRRANDOM): Distribution selector (1 to 4) Выбор распределения (от 1 до 4)Duration of each random voltage valueДлительность каждого случайного значения напряженияTime delay before random voltages output ( for time < Td Vout = 0 V)Временная задержка перед выводом случайных напряжений (на время < Td Vout = 0 V)Changes with different values of Type.Изменения с разными значениями Type.Changes with different values of TypeИзменения с разными значениями TypeV(TRRANDOM)V(TRRANDOM)SPICE V(TRNOISE): SPICE V(TRNOISE): Rms noise amplitude Gaussian) Среднеквадратичная амплитуда шума (Гаусс)Time stepВременной шаг1/f exponent (0 < alpha < 2)Экспонента 1/f (0 < альфа < 2)Amplitude (1/f)Амплитуда (1/f)Trap capture timeВремя захвата ловушкиTrap emission timeВремя эмиссии ловушкиV(TRNOISE)V(TRNOISE)SPICE V(PWL):
Multiple line ngspice or Xyce V specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE V(PWL):
Допускаются многострочные спецификации V ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. V(PWL)V(PWL)SPICE V(AM): ngspice only.SPICE V(AM): только ngspice.voltage amplitudeамплитуда напряженияoffset voltageнапряжение смещенияmodulation frequencyчастота модуляцииcarrier frequencyнесущая частотаsignal delayзадержка сигналаV(AM)V(AM)SPICE B (V type):
Multiple line ngspice or Xyce B specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE B (V-тип):
Допускаются многострочные спецификации B ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. B source (V)B-источник (V)SPICE library device. You can attach symbol patterns to it.Библиотечное устройство SPICE. С ним можно связать символьные шаблоны.SpiceLibrary fileФайл SpiceLibrarySubcircuit entry (.SUBCKT) nameИмя записи подсхемы (.SUBCKT)Extra parameters listСписок дополнительных параметровPins assignmentНазначение выводовSPICE library deviceУстройство библиотеки SPICESpiceLibCompSpiceLibCompSPICE generic deviceТиповое устройство SPICENumber of pinsКоличество выводовSPICE device letterБуква устройства SPICE.MODEL definition reference (optional)Ссылка на определение .MODEL (необязательно)Parameter string (optional)Строка параметров (необязательно)SPICESPICE.spiceinit fileФайл .spiceinit.spiceinit.spiceinit.spiceinit contentsСодержимое .spiceinitSpectrum analysisСпектральный анализDC .SENS simulation with XyceМоделирование DC .SENS с помощью XyceOutput expressionsВыходные выраженияReference parameter for .SENS analysisКонтрольный параметр для анализа .SENSParameter for DC sweepПараметр для вариации параметров при расчёте режима по постоянному токуstart value for DC sweepначальное значение для вариации параметров при расчёте режима по постоянному токуstop value for DC sweepконечное значение для вариации параметров при расчёте режима по постоянному токуSimulation step for DC sweepШаг моделирования для вариации параметров при расчёте режима по постоянному токуDC sensitivity simulationСимуляция статической чувствительностиPole-Zero simulationАнализ полюсов и нулейTwo input nodes list (space separated)Список двухвходных узлов (разделённых пробелом)Two output nodes list (space separated)Список двухвыходных узлов (разделённых пробелом)Transfer function type (current/voltage)Тип функции переноса (ток/напряжение)Analysis mode (Pole-Zero, Poles only, Zeros only)Режим анализа (полюса и нули, только полюса, только нули).PARAM sectionРаздел .PARAM.PARAM.PARAM.PARAM SectionРаздел .PARAM.OPTIONS sectionРаздел .OPTIONS.OPTIONS.OPTIONSXyce option package nameИмя пакета опции Xyce.OPTIONS SectionРаздел .OPTIONSNutmeg equationУравнение NutmegNutmegNutmegNutmeg EquationУравнение NutmegNoise simulationМоделирование шумаNode at which the total output is desiredУзел, на котором должен быть общий выходIndependent source to which input noise is referred.Независимый источник, к которому относится входной шум..NODESET sectionРаздел .NODESET.NODESET.NODESET.NODESET SectionРаздел .NODESET.MODEL section
Multiple line ngspice or Xyce .MODEL allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.Раздел .MODEL
Допускаются многострочные ngspice или Xyce .MODEL с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется..MODEL.MODEL.MODEL SectionРаздел .MODEL.LIB directive
Директива .LIB
.LIB.LIB.Lib directiveДиректива .Lib.INCLUDE statement
Раздел .INCLUDE
.INCLUDE.INCLUDE.INCLUDE statementРаздел .INCLUDE.IC sectionРаздел .IC.IC.IC.IC SectionРаздел .IC.GLOBAL_PARAM sectionРаздел .GLOBAL_PARAM.GLOBAL_PARAM.GLOBAL_PARAM.GLOBAL PARAM.GLOBAL PARAM.GLOBAL_PARAM SectionРаздел .GLOBAL_PARAM.FUNC new function definitionОпределение новой функции .FUNC.FUNC.FUNC.FUNC new functionНовая функция .FUNCFourier simulationАнализ ФурьеDistortion simulationМоделирование искаженияSecond frequency parameterВторой параметр частотыNutmeg scriptСкрипт NutmegSPICE I(SFFM):SPICE I(SFFM):offset currentток смещенияcarrier current amplitudeамплитуда тока несущейI(SFFM)I(SFFM)Include script before simulationСкрипт включения перед симуляцией.INCLUDE SCRIPT.INCLUDE SCRIPTInclude scriptСкрипт включенияSPICE I(TRNOISE):SPICE I(TRNOISE):I(TRNOISE)I(TRNOISE)SPICE I(PWL):
Multiple line ngspice or Xyce I specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE I(PWL):
Допускаются многострочные спецификации I ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. I(PWL)I(PWL)SPICE I(AM): ngspice only.SPICE I(AM): только ngspice.I(AM)I(AM)SPICE G (VOL, VALUE, TABLE, POLY):
Multiple line ngspice non-linear G specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.SPICE G (VOL, VALUE, TABLE, POLY):
Допускаются многострочные спецификации нелинейного G ngspice с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.GGSPICE E (CUR, VALUE, TABLE, POLY):
Multiple line ngspice non-linear E specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.SPICE E (CUR, VALUE, TABLE, POLY):
Допускаются многострочные спецификации нелинейного E ngspice с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.EEXSPICE core block:
seven line XSPICE specification. Блок ядра XSPICE:
семистрочная спецификация XSPICE. coreядроPWL controlled voltage source:
Seven line XSPICE specification. Управляемый PWL источник напряжения:
Семистрочная спецификация XSPICE. XAPWLXAPWLSPICE U(URC):
Multiple line ngspice or Xyce U specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.SPICE U(URC):
Допускаются многострочные спецификации U ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.U(URC)U(URC)S domain transfer function block:
Seven line XSPICE specification. Блок передаточной функции S-области:
Семистрочная спецификация XSPICE. SDTFSDTFSPICE W:
Multiple line ngspice or Xyce W specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE W:
Допускаются многострочные спецификации W ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. W(CSW) W(CSW)SPICE V:
Multiple line ngspice or Xyce V specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE V:
Допускаются многострочные спецификации V ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. V SourceИсточник напряженияSPICE S:
Multiple line ngspice or Xyce S specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE S:
Допускаются многострочные спецификации S ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. S(SW) S(SW)SPICE B (I type):
Multiple line ngspice or Xyce B specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE B (I -тип):
Допускаются многострочные спецификации B ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. B source (I)B-источник (I)SPICE I:
Multiple line ngspice or Xyce I specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE I:
Допускаются многострочные спецификации I ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. I SourceИсточник токаSPICE R:
Multiple line ngspice or Xyce R specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE R:
Допускаются многострочные спецификации R ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. R Resistor R РезисторR Resistor 3 pinR резистор 3 выводаQ(PNP) BJT:
Multiple line ngspice or Xyce Q model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.Q(PNP) BJT:
Допускаются многострочные спецификации модели Q ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.Q(PNP) BJTQ(PNP) BJTM(PMOS) MOS:
Multiple line ngspice or Xyce M model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.M(PMOS) MOS:
Допускаются многострочные спецификации модели M ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.M(PMOS)M(PMOS)Z(PMF) MESFET:
Multiple line ngspice or Xyce Z model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.Z(PMF) MESFET:
Допускаются многострочные спецификации модели Z ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.Z(PMF)Z(PMF)J(PJF) JFET:
Multiple line ngspice or Xyce J model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.J(PJF) JFET:
Допускаются многострочные спецификации модели J ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.J(PJF) JFETJ(PJF) JFETQ(NPN) BJT:
Multiple line ngspice or Xyce Q model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.Q(NPN) BJT:
Допускаются многострочные спецификации модели Q ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.Q(NPN) BJTQ(NPN) BJTM(NMOS) MOS:
Multiple line ngspice or Xyce M model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.M(NMOS) MOS:
Допускаются многострочные спецификации модели M ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.M(NMOS)M(NMOS)J(NJF) JFET:
Multiple line ngspice or Xyce J model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.J(NJF) JFET:
Допускаются многострочные спецификации модели J ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.J(NJF) JFETJ(NJF) JFETUnified (M,X,3-,4-pin) MOS:
Multiple line ngspice or Xyce M model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.Унифицированный (M,X,3-,4-выводной) MOS:
Допускаются многострочные спецификации модели M ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.unified MOSFET (3-4 pin)унифицированный MOSFET (3-4 вывода)M(NMOS 3 pin)M(NMOS 3 вывода)M(PMOS 3 pin)M(PMOS 3 вывода)X(NMOS 3 pin)X(NMOS 3 вывода)X(PMOS 3 pin)X(PMOS 3 вывода)X(NMOS 4 pin)X(NMOS 4 вывода)X(PMOS 4 pin)X(PMOS 4 вывода)Z(NMF) MESFET:
Multiple line ngspice or Xyce Z model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.Z(NMF) MESFET:
Допускаются многострочные спецификации модели Z ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.Z(NMF)Z(NMF)SPICE L:
Multiple line ngspice or Xyce L specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use. SPICE L:
Допускаются многострочные спецификации L ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется. L InductorL Катушка индуктивностиSPICE O(LTRA):SPICE O(LTRA):O(LTRA)O(LTRA)SPICE K:
Enter the names of the coupled inductances and their coupling factor.SPICE K:
Введите имена индуктивно связанных катушек и их коэффициент связи.Coupling factor ( 0 < K <= 1)Коэффициент связи ( 0 < K <= 1)K couplingИндуктивная связьXSPICE coupled inductor block:
two line XSPICE specification. Блок спаренной катушки XSPICE:
двухстрочная спецификация XSPICE. IcoupleI связываниеSPICE D:
Multiple line ngspice or Xyce D model specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.SPICE D:
Допускаются многострочные спецификации модели D ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.D DiodeD ДиодD Diode 3 pinD Диод 3 выводаSPICE C:
Multiple line ngspice or Xyce C specifications allowed using "+" continuation lines.
Leave continuation lines blank when NOT in use.SPICE C:
Допускаются многострочные спецификации C ngspice или Xyce с использованием строк продолжения «+».
Оставляйте строки продолжения пустыми, когда НЕ используется.C CapacitorC КонденсаторC Capacitor 3 pinC Конденсатор 3 выводаQ(NPN) 4 pinQ(NPN) 4 выводаQ(PNP) 4 pinQ(PNP) 4 выводаQ(NPN) 5 pinQ(NPN) 5 выводовQ(PNP) 5 pinQ(PNP) 5 выводовThe schematic name and dataset/display file name is not matching! This may happen if schematic was copied using the file manager instead of using File->SaveAs. Correct dataset and display names automatically?
Название схемы и название файла набора данных / дисплейного файла не совпадают! Это могло произойти из-за того, что схема была скопирована с помощью диспетчера файлов, а не пункта меню «Файл > Сохранить как». Выполнить автоматическое исправление названий файла набора данных и дисплейного файла?
Schematic file: Файл схемы: Dataset file: Файл набора данных: Display file: Дисплейный файл: Open documentОткрыть документNot SpecifiedНе указанQucsatorQucsatorNgspiceNgspiceSpiceOpusSpiceOpusXyceXyceXyce (Serial)Xyce (последовательный)Xyce (Parallel)Xyce (параллельный)Save netlistСохранить список цепейLossy inductorИндуктор с потерямиInductanceИндуктивностьQuality factorДобротностьFrequency at which Q is measuredЧастота, на которой измеряется QQ frequency profileЧастотный профиль QInductor with QКатушка с добротностьюLossy capacitorКонденсатор с потерямиCapacitanceЁмкостьCapacitor with QКонденсатор с добротностьюThe load has not resistive part. It cannot be matched using the quarter wavelength methodУ нагрузки нет резистивной части. Её нельзя согласовать с помощью четвертьволнового методаReactive loads cannot be matched. Only the real part will be matchedРеактивные нагрузки нельзя согласовать. Будет согласована только действительная частьChebyshev weighting for N>7 is not availableВзвешивание Чебышева для N>7 недоступноThe load is reactive. It cannot be matched using the quarter wavelength methodНагрузка является реактивной. Её нельзя согласовать с помощью четвертьволнового методаExponential Tapered lineЭкспоненциальная коническая линияCharacteristic impedance at port 1Характеристическое сопротивление на выводе 1Characteristic impedance at port 2Характеристическое сопротивление на выводе 2Line lengthДлина линииTaper weightingКоническое взвешиваниеMaximum ripple (Klopfenstein taper only) Максимальная пульсация (только конус Клопфенштайна) Tapered lineКоническая линияCircular WaveguideКруглый волноводPrinted loop inductorПечатный одновитковый индукторRadiusРадиусCircular loopКруглая рамкаMechanical length of the lineМеханическая длина линииRelative permittivity of dielectricОтносительная проницаемость диэлектрикаRelative permeability of conductorОтносительная проницаемость проводникаLoss tangentТангенс угла потерьSpecific resistance of conductorУдельное сопротивление проводникаSimulation temperature in degree CelsiusТемпература моделирования в градусах ЦельсияMaterial parameter for temperature modelМатериал для температурной моделиPort nameИмя портаInput port name:Имя входного порта:Planar spiral inductorПлоский спиральный индукторSpiral typeТип спиралиWidth of lineШирина линииInner diameterВнутренний диаметрSpacing between turnsРасстояние между виткамиNumber of turnsЧисло витковSpiral inductorСпиральный индуктор.CSPARAM sectionРаздел .CSPARAM.CSPARAM.CSPARAM.CSPARAM SectionРаздел .CSPARAMQucsActiveFilter&File&ФайлE&xit&Выйти&View&Вид&Console&КонсольEnables/disables the filter calculation consoleВключает/выключает консоль результатов расчётов фильтраConsole
Enables/disables the filter calculation consoleКонсоль
Включает/выключает консоль результатов расчётов фильтра&Help&СправкаHelp...Помощь...&About QucsActiveFilter...&О QucsActiveFilter...About Qt...О Qt...Passband attenuation, Ap (dB)Затухание в полосе пропускания, Ap (дБ)Stopband attenuation, As (dB)Затухание в полосе задерживания, As (дБ)Cutoff frequency, Fc (Hz)Частота среза, Fc (Гц)Stopband frequency, Fs (Hz)Частота полосы задерживания, Fs (Гц)Passband ripple Rp(dB)Пульсация в полосе пропускания, Rp (дБ)Passband gain, Kv (dB)Усиление в полосе пропускания, Kv (дБ)Filter orderПорядок фильтровApproximation type:Тип аппроксимации:ButterworthБаттервортChebyshevЧебышевInverse ChebyshevИнверсный ЧебышеваCauer (Elliptic)Кауэр (эллиптический)BesselБессельLegendreЛежандрUser definedОпределено пользователемManually define transfer functionВручную определить передаточную функциюCalculate and copy to clipboardРассчитать и скопировать в буфер обменаLow PassНижних частотGeneral filter amplitude-frequency responseАмплитудно-частотная характеристика фильтра общего видаUnable to implement filter with such parameters and topology
Change parameters and/or topology and try again!Невозможно рассчитать фильтр с такими характеристиками и схемотехникой.
Измените исходные данные и повторите расчёт!Filter calculation was successfulРасчёт фильтра завершён успешноFilter calculation terminated with error!Были ошибки в расчёте фильтра!Filter calculation terminated with errorБыли ошибки в расчёте фильтраLower cutoff frequency, Fl (Hz)Нижняя частота среза, Fl (Гц)Copyright (C) 2014, 2015 byCopyright (C) 2014, 2015Filter topologyСхемотехника фильтраFilter type:Тип фильтра:High PassВерхних частот (ФВЧ)Band PassПолоса пропусканияBand StopРежекторныйMultifeedback (MFB)С многопетлевой обратной связьюSallen-Key (S-K)Саллена - КиCauer sectionЗвено фильтра КауэраFilter parametersПараметры фильтраTransfer function and TopologyПередаточная функция и схемотехникаFilter topology previewПросмотр схемы звена фильтраFilter calculation consoleРезультаты расчётов фильтраReady.Готово.Upper cutoff frequency of band-pass/band-stop filter is
less than lower. Unable to implement such filter.
Change parameters and try again.Верхняя частота среза полосового или режекторного фильтра ниже, чем нижняя. Невозможно рассчитать такой фильтр. Измените исходные данные и повторите расчёт.Unable to use Cauer section for Chebyshev or Butterworth
frequency response. Try to use another topology.Невозможно использовать звено фильтра Кауэра для фильтра Баттерворта или Чебышева. Используйте другую схемотехнику фильтра.Unable to use MFB filter for Cauer or Inverse Chebyshev
frequency response. Try to use another topology.Невозможно использовать фильтр с многопетлевой обратной связью для фильтра Кауэра или инверсного фильтра Чебышева. Используйте другую схемотехнику фильтра.Function will be implemented in future versionФункция будет реализована в следующей версииUpper cutoff frequency, Fu (Hz)Верхняя частота среза Fu (Гц)Transient bandwidth, TW (Hz)Ширина переходной области, TW (Гц)Error!Ошибка!Active filter designДизайн активного фильтраAbout...О...
Active Filter synthesis program
Программа синтеза активного фильтра
About QtО QtQucsAppSchematicСхемаSymbol onlyТолько символData DisplayОкно просмотра данныхQucs DocumentsДокументы QucsVHDL SourcesИсходные тексты VHDLVerilog SourcesИсходные тексты VerilogVerilog-A SourcesИсходные тексты Verilog-AOctave ScriptsСкрипты OctaveSpice FilesФайлы SpiceAny FileЛюбой файлThe schematic search path has been refreshed.Путь для поиска файла схемы был обновлён.VerilogVerilogVHDLVHDLQucsatorRF found at: QucsatorRF найден в:
You can specify another location later using Simulation->Simulators Setings
Вы можете указать другое местоположение позже, используя «Моделирование» -> «Настройки симуляторов»
NOTE: Only QucsatorRF found. This simulator is not recommended for general purpose schematics. Please install Ngspice.
ПРИМЕЧАНИЕ: Обнаружен только движок QucsatorRF. Этот симулятор не рекомендуется использовать для схем общего назначения. Установите Ngspice.No simulators found automatically. Please specify simulators in the next dialog window.Симуляторы не найдены автоматически. Пожалуйста, укажите симуляторы в следующем диалоговом окне.Open fileОткрыть файлDocument opened in read-only mode! Simulation will not work. Please copy the document to the directory where you have write permission!Документ открыт в режиме только для чтения! Моделирование не будет работать. Скопируйте документ в каталог, для которого у вас есть права на запись!Open example…Открыть пример…Select example schematicВыберите схему-примерOpen example canceledОткрытие примера отмененоSimulate schematicМоделировать схемуDC bias simulation mode is not supported for digital schematic!Режим симуляции рабочей точки по постоянному току не поддерживается для цифровой схемы!SchematicsСхемыNewСоздатьQucsQucsDefault simulator is not specified yet.
Please setup it in the next dialog window.
If you have no simulators except Qucs installed
in your system leave default Qucsator setting
and simple press Apply buttonСимулятор по умолчанию ещё не указан.
Настройте его в следующем диалоговом окне.
Если в системе установлен только симулятор Qucs,
оставьте значение по умолчанию (Qucsator)
и просто нажмите кнопку «Применить»Main DockГлавное прикрепляемое окноOpenОткрытьDeleteУдалитьProjectsПроектыcontent of project directoryсодержимое каталога проектаContentСодержаниеcontent of current projectсодержимое текущего проектаSearch ComponentsКомпоненты для поискаClearОчиститьComponentsКомпонентыcomponents and diagramsкомпоненты и диаграммыManage LibrariesУправление библиотекамиLibrariesБиблиотекиsystem and user component librariesсистемные и пользовательские библиотеки компонентовOctave DockПрикрепляемое окно OctaveErrorОшибкаCannot open "%1".Не удаётся открыть "%1".Library is corrupt.Библиотека повреждена.InfoИнформацияDefault icon not found:
%1.pngЗначок по умолчанию не найден:
%1.png-port-портовыйCopying Qucs documentКопирование документа QucsThe document contains unsaved changes!
В документе есть несохранённые изменения!
Do you want to save the changes before copying?Хотите сохранить изменения перед копированием?&IgnoreПроп&устить&Save&СохранитьCopy fileКопировать файлEnter new name:Введите новое имя:errorошибкаCannot rename an open file!Не удаётся переименовать открытый файл!Rename fileПереименовать файлCannot delete an open file!Невозможно удалить открытый файл!WarningПредупреждениеThis will delete the file permanently! Continue ?Это безвозвратно удалит файл! Продолжить ?NoНетYesДаunknownнеизвестныйVerilog sourceИсходный текст VerilogVerilog-A sourceИсходный текст Verilog-AVHDL sourceИсходник VHDLdata fileфайл с даннымиdata displayокно просмотра данныхschematicСхемаsymbolобозначениеVHDL configurationКонфигурация VHDLconfigurationконфигурацияCannot create work directory !Не удаётся создать рабочий каталог!Cannot create project directory !Не удаётся создать каталог проекта!Cannot access project directory: Не удаётся получить доступ к каталогу проекта: - Project: - Проект: Choose Project Directory for OpeningВыберите каталог проекта для открытияNo project is selected !Проект не выбран !Cannot remove directory: %1Не удалось удалить каталог: %1Cannot delete file: %1Не удалось удалить файл: %1Search resultsРезультаты поискаSet simulatorУстановить симуляторNgspice found at: Ngspice найден в: You can specify another location later using Simulation->Simulators SetingsВы можете указать другое местоположение позже, используя «Моделирование» -> «Настройки симуляторов»Ngspice not found automatically. Please specify simulators in the next dialog window.Ngspice не найден автоматически. Пожалуйста, укажите симуляторы в следующем диалоговом окне.Search Lib ComponentsПоиск библиотечных компонентовShow modelПоказать модельverilog-a user devicesпользовательские модели verilog-aCannot copy file to identical name: %1Нельзя копировать файл в идентичное имя: %1Cannot copy schematic: %1Не удаётся скопировать схему: %1Enter new filename:Введите новое имя файла:Cannot rename file: %1Не удаётся переименовать файл: %1Cannot access project directory: %1Не удаётся получить доступ к каталогу проекта: %1Project directory name does not end in '_prj'(%1)Имя каталога проекта не заканчивается на '_prj'(%1)Project: Проект: No projectНет проектаProject directory name does not end in '_prj' (%1)Имя каталога проекта не заканчивается на '_prj'(%1)Cannot delete an open project !Невозможно удалить открытый проект !This will destroy all the project files permanently ! Continue ?Это безвозвратно удалит все файлы проекта ! Продолжить ?&Yes&Да&No&НетCannot remove project directory!Не удаётся удалить каталог проекта!Choose Project Directory for DeletingВыберите каталог проекта для удаленияNo project is selected!Проект не выбран!Creating new schematic...Создание новой схемы...Ready.Готово.Creating new text editor...Создание нового текстового редактора...Opening file...Открытие файла...Enter a Schematic NameВведите имя схемыOpening abortedОткрытие прерваноSaving file...Сохранение файла...Saving abortedСохранение прерваноQucs NetlistСхема QucsSPICE NetlistСписок соединений SPICEPlain TextПростой текстSubcircuit symbolСимвол подсхемыEnter a Document NameВведите имя документаThe file 'Файл '' already exists!
' уже существует!
Saving will overwrite the old one! Continue?Сохранение приведет к перезаписи прежнего файла! Продолжить?CancelОтменитьCannot overwrite an open documentНе удаётся перезаписать открытый документSaving file under new filename...Сохранение файла под новым именем...Saving all files...Сохранение всех файлов...Closing file...Закрытие файла...Closing Qucs documentЗакрытие документа QucsDo you want to save the changes before closing?Хотите сохранить изменения перед закрытием?&Discard&Закрыть без сохраненияOpen examples directory...Отрыть каталог с примерами...untitledбез названияPrinting...Печать...Exiting application...Выход из приложения...No simulations found. Tuning not possible. Please add at least one simulation.Моделирований не обнаружено. Тюнинг невозможен. Пожалуйста, добавьте хотя бы одно моделирование.Tuning not possible for digital simulation. Only analog simulation supported.Тюнинг невозможен для цифрового моделирования. Поддерживается только аналоговое моделирование.Tuning has no effect without diagrams. Add at least one diagram on schematic.Без диаграмм тюнинг не имеет никакого эффекта. Добавьте хотя бы одну диаграмму в схему.Symbol editing supported only for schematics and Verilog-A documents!Редактирование символов поддерживается только для схем и документов Verilog-A!Attaching symbols to Verilog-A sources is deprecated and not recommended for new designs. Use SPICE generic device instead. See the documentation for more details.Функция добавления символов к исходным текстам Verilog-A устарела и не рекомендуется к использованию в новых проектах. Воспользуйтесь типовым устройством SPICE. Подробные сведения доступны в документации.Schematic not saved! Simulation of unsaved schematic not possible. Save schematic first!Схема не сохранена! Невозможно смоделировать несохранённую схему. Сначала выполните сохранение схемы!Simulation of text document is not possible!Моделирование текстового документа невозможно!This action is supported only for SPICE simulators!Это действие поддерживается только для симуляторов SPICE!Save CDL netlist failed!Не удалось сохранить список соединений CDL!Save Verilog-A moduleСохранить модуль Verilog-ABuild Verilog-A moduleСобрать модуль Verilog-AThis schematic is not a subcircuit!
Use subcircuit to crete Verilog-A module!Эта схема не является подсхемой!
Используйте подсхему для создания модуля Verilog-A!Quit...Закончить...Do you really want to quit?Действительно хотите выйти из приложения?The document was modified by another program !Этот документ изменён другой программой!Do you want to reload or keep this version ?Хотите перезагрузить или оставить эту версию?ReloadПерезагрузитьKeep itОставитьCannot create Не удаётся создать No page set !Не настроена страница !Cannot start "%1"!Не удаётся запустить программу "%1"!Could not load S[1,1].Невозможно загрузить S[1,1].Could not load S[1,2].Невозможно загрузить S[1,2].Could not load S[2,1].Невозможно загрузить S[2,1].Could not load S[2,2].Невозможно загрузить S[2,2].Wrong dependency!Неправильная зависимость!Cutting selection...Вырезание выделенной области...Copying selection to clipboard...Копирование выбранной области в буфер обмена...At least two elements must be selected !Должно быть выбрано хотя бы два элемента!Opening aborted, file not found.Невозможно открыть файл. Файл не найден.Cannot start text editor!
%1Не удалось запустить текстовый редактор!
%1Show netlistПоказать список цепейNot a schematic tab!Не является вкладкой схемы!Executable %1 not found!
(%2)Исполняемый файл %1 не найден!
(%2)Cannot start %1 program!
(%2)Не удаётся запустить программу %1!
(%2)Layouting of display pages is not supported!Макетирование страниц просмотра не поддерживается!Cannot write netlist!Невозможно записать список цепей!Digital schematic not supported!Цифровая схема не поддерживается!Layouting of text documents is not supported!Макетирование текстовых документов не поддерживается!Cannot start Qucs-RFLayout:
%1Не удаётся запустить Qucs-RFLayout:
%1No project open!Нет открытых проектов!Select files to copyВыбор файлов для копированияNo files copied.Файлы не скопированы.Cannot open "%1" !Не удаётся открыть файл "%1" !OverwriteЗаменитьFile "%1" already exists.
Overwrite ?Файл "%1" уже существует.
Заменить ?Cannot create "%1" !Не удаётся создать файл "%1" !Cannot read "%1" !Не удаётся прочитать файл "%1"!Cannot write "%1" !Не удаётся записать файл "%1" !Please open project with subcircuits!Откройте проект с подсхемами!Please open project first!Сначала откройте проект!Please select a diagram graph!Выберите график диаграммы!Enter an Output File NameВведите имя выходного файлаCSV fileфайл CSVOutput file already exists!Выходной файл уже существует!Overwrite it?Заменить его?Symbol files not found in: %1
Is the project open?
Have you saved the Verilog-A symbols?Файлы обозначений не найдены в %1
Проект открыт?
Вы сохранили обозначения Verilog-A?admsXmladmsXmlCompilerКомпиляторadmsXml DockПрикрепляемое окно admsXmlOpenVAFOpenVAFOpenVAF DockПрикрепляемое окно OpenVAF&New&СоздатьCreates a new documentСоздаёт новый документNew
Creates a new schematic or data display documentСоздать
Создаёт новую схему или документ для просмотра данныхNew &TextНовый &текстCtrl+Shift+VCtrl+Shift+VCreates a new text documentСоздаёт новый текстовый документNew Text
Creates a new text documentНовый текст
Создаёт новый текстовый документ&Open...&Открыть...Opens an existing documentОткрывает существующий документOpen File
Opens an existing documentОткрыть файл
Открывает существующий документSaves the current documentСохраняет текущий документSave File
Saves the current documentСохранить файл
Сохраняет текущий документSave as...Сохранить как...Saves the current document under a new filenameСохраняет текущий документ под другим именемSave As
Saves the current document under a new filenameСохранить как
Сохраняет текущий документ под другим именемSave &AllСохранить &всеCtrl+Shift+SCtrl+Shift+SSaves all open documentsСохраняет все открытые документыSave All Files
Saves all open documentsСохранить все файлы
Сохраняет все открытые документы&CloseЗ&акрытьCloses the current documentЗакрывает текущий документClose File
Closes the current documentЗакрыть файл
Закрывает текущий документClear RecentОчистить недавнее&Examples&ПримерыOpens a file explorer with example documentsОткрывает обозреватель файлов с документами примеровExamples
Opens a file explorer with example documentsПримеры
Открывает обозреватель файлов с документами примеров&Edit Circuit Symbol&Изменить обозначение схемыEdits the symbol for this schematicПравка обозначения для этой схемыEdit Circuit Symbol
Edits the symbol for this schematicИзменить обозначение схемы
Правка обозначения для этой схемы&Document Settings...Настройки &документа...Ctrl+.Ctrl+.Document SettingsНастройки документаSettings
Sets properties of the fileНастройки
Устанавливает свойства файла&Print...На&печатать...Prints the current documentПечатает текущий документPrint File
Prints the current documentНапечатать файл
Печатает текущий документPrint Fit to Page...Печать по размеру страницы...Ctrl+Shift+PCtrl+Shift+PPrint Fit to PageПечать по размеру страницыPrint Fit to Page
Print and fit content to the page sizeПечать по размеру страницы
Напечатать и согласовать содержимое с размером страницыE&xit&ВыйтиQuits the applicationЗаканчивает работу приложенияExit
Quits the applicationВыйти
Заканчивает работу приложенияApplication Settings...Настройки программы...Ctrl+,Ctrl+,Application SettingsНастройки программыQucs Settings
Sets properties of the applicationНастройки Qucs
Настраивает параметры программыRefresh Search Path...Обновить путь для поиска...Refresh Search PathОбновить путь для поискаRefresh Path
Rechecks the list of paths for subcircuit files.Обновить путь
Перепроверяет список путей для файлов подсхемы.Align topПо верхуCtrl+TCtrl+TAlign top selected elementsВыровнять выделенные элементы по верхуAlign top
Align selected elements to their upper edgeПо верху
Выравнивает выделенные элементы по их верхнему краюAlign bottomПо низуAlign bottom selected elementsВыровнять выделенные элементы по низуAlign bottom
Align selected elements to their lower edgeПо низу
Выравнивает выделенные элементы по их нижнему краюAlign leftПо левому краюAlign left selected elementsВыровнять выделенные элементы по левому краюAlign left
Align selected elements to their left edgeПо левому краю
Выравнивает выделенные элементы по их левому краюAlign rightПо правому краюAlign right selected elementsВыровнять выделенные элементы по правому краюAlign right
Align selected elements to their right edgeПо правому краю
Выравнивает выделенные элементы по их правому краюDistribute horizontallyРаспределить по горизонталиDistribute equally horizontallyРавномерно распределить по горизонталиDistribute horizontally
Distribute horizontally selected elementsРаспределить по горизонтали
Распределяет выделенные элементы по горизонталиDistribute verticallyРаспределить по вертикалиDistribute equally verticallyРавномерно распределить по вертикалиDistribute vertically
Distribute vertically selected elementsРаспределить по вертикали
Распределяет выделенные элементы по вертикалиCenter horizontallyЦентрировать по горизонталиCenter horizontally selected elementsЦентрировать по горизонтали выделенные элементыCenter horizontally
Center horizontally selected elementsЦентрировать по горизонтали
Центрировать по горизонтали выделенные элементыCenter verticallyЦентрировать по вертикалиCenter vertically selected elementsЦентрировать по вертикали выделенные элементыCenter vertically
Center vertically selected elementsЦентрировать по вертикали
Центрировать по вертикали выделенные элементыSet on GridВыравнивать по сеткеCtrl+UCtrl+USets selected elements on gridПривязывает выделенные элементы к сеткеSet on Grid
Sets selected elements on gridПривязать к сетке
Привязывает выделенные элементы к сеткеMove Component TextПереместить текст компонентаCtrl+KCtrl+KMoves the property text of componentsПеремещает текст со свойствами компонентаMove Component Text
Moves the property text of componentsПереместить текст компонента
Перемещает текст со свойствами компонентаReplace...Заменить...Replace component properties or VHDL codeИзменить свойства компонента или текст программы на VHDLReplace
Change component properties
or
text in VHDL codeЗаменить
Изменить свойства компонента
или
текст программы на VHDLCu&t&ВырезатьCtrl+XCtrl+XCuts out the selection and puts it into the clipboardВырезает выделенное и помещает его в буфер обменаCut
Cuts out the selection and puts it into the clipboardВырезать
Вырезает выделенное и помещает его в буфер обмена&CopyС&копироватьCopies the selection into the clipboardКопирует выделенное в буфер обменаCopy
Copies the selection into the clipboardКопировать
Копирует выделенное в буфер обмена&PasteВст&авитьPastes the clipboard contents to the cursor positionВставляет содержимое буфера обмена в позицию курсораPaste
Pastes the clipboard contents to the cursor positionВставить
Вставляет содержимое буфера обмена в позицию курсора&Delete&УдалитьDeletes the selected componentsУдаляет выделенные компонентыDelete
Deletes the selected componentsУдалить
Удаляет выделенные компонентыFind...Найти...Find a piece of textНайти текстFind
Searches for a piece of textПоиск
Поиск текстаExport as image...Сохранить как изображение...Exports the current document to an image fileЭкспортирует текущий документ в файл изображенияExport as image
Exports the current document to an image fileЭкспортировать как изображение
Экспортирует текущий документ в файл изображения&Undo&ОтменитьUndoes the last commandОтменяет последнюю командуUndo
Makes the last action undoneОтменить
Отменяет последнее действие&RedoВе&рнутьRedoes the last commandПовторяет последнюю командуRedo
Repeats the last action once moreВернуть
Повторяет последнее действие еще раз&New Project...&Новый проект...Ctrl+Shift+NCtrl+Shift+NCreates a new projectСоздаёт новый проектNew Project
Creates a new projectНовый проект
Создаёт новый проект&Open Project...&Открыть проект...Ctrl+Shift+OCtrl+Shift+OOpens an existing projectОткрывает существующий проектOpen Project
Opens an existing projectОткрыть проект
Открывает существующий проект&Delete Project...У&далить проект...Ctrl+Shift+DCtrl+Shift+DDeletes an existing projectУдаляет существующий проектDelete Project
Deletes an existing projectУдалить проект
Удаляет существующий проект&Close Project&Закрыть проектCtrl+Shift+WCtrl+Shift+WCloses the current projectЗакрывает текущий проектClose Project
Closes the current projectЗакрыть проект
Закрывает текущий проект&Add Files to Project...&Добавить файлы к проекту...Ctrl+Shift+ACtrl+Shift+ACopies files to project directoryКопирует файлы в каталог проектаAdd Files to Project
Copies files to project directoryДобавить файлы к проекту
Копирует файлы в каталог проектаCreate &Library...Создать &библиотеку...Ctrl+Shift+LCtrl+Shift+LCreate Library from SubcircuitsСоздать библиотеку из подсхемCreate Library
Create Library from SubcircuitsСоздать библиотеку
Создать библиотеку из подсхемS-parameter ViewerПросмотрщик S-параметровStarts S-parameter viewerЗапускает просмотрщик S-параметровS-parameter Viewer
Starts S-parameter viewerПросмотрщик S-параметров
Запускает просмотрщик S-параметровTuneТюнингTunerТюнингAllows to live tune variables and show the result in the dataviewПозволяет настраивать переменные в реальном времени и отображать результат в представлении данныхSave CDL netlistСохранить список соединений CDLShow Grid (current document)Показать сетку (текущий документ)Alt+GAlt+GShow or hide the grid for the current document.Показать или скрыть сетку для текущего документа.Show / Hide Grid
Show or hide the grid for the current document.Показать/скрыть сетку
Показать или скрыть сетку для текущего документа.&About Qucs-S&О программе Qucs-S&About Qt&О QtCreate &Package...Создать &пакет...Ctrl+Shift+YCtrl+Shift+YCreate compressed Package from ProjectsСоздать сжатый пакет из проектовCreate Package
Create compressed Package from complete ProjectsСоздать пакет
Создать сжатый пакет из завершённых проектовE&xtract Package...&Распаковать пакет...Ctrl+Shift+XCtrl+Shift+XInstall Content of a PackageУстановить содержимое пакетаExtract Package
Install Content of a PackageРаспаковать пакет
Установить содержимое пакета&Import/Export Data...&Импорт/Экспорт данных...Ctrl+Shift+ICtrl+Shift+IConvert data fileПреобразовать файл данныхImport/Export Data
Convert data file to various file formatsИмпорт/Экспорт данных
Преобразование файла данных в различные форматыExport to &CSV...Экспортировать в &CSV...New symbolНовый символCreates a new symbolСоздаёт новый символNew
Creates a new schematic symbol documentСоздать
Создаёт новый документ схемного обозначенияStarts file chooser dialog to open one of example schematicsЗапускает диалог выбора файла для открытия одной из схем-примеровExamples
Start file chooser dialog and open one of example schematicsПримеры
Запустить диалог выбора файла и открыть одну из схем-примеровCtrl+Shift+CCtrl+Shift+CConvert graph data to CSV fileПреобразовать данные графика в файл CSVExport to CSV
Convert graph data to CSV fileЭкспортировать в CSV
Преобразовать данные графика в файл CSVBuild Verilog-A module...Собрать модуль Verilog-A...Run admsXml and C++ compilerЗапустить компилятор admsXml и C++Build Verilog-A module
Runs amdsXml and C++ compilerСобрать модуль Verilog-A...
Запускает компилятор admsXml и C++Load Verilog-A module...Загрузить модуль Verilog-A...Select Verilog-A symbols to be loadedВыберите обозначения Verilog-A для загрузкиLoad Verilog-A module
Let the user select and load symbolsЗагрузить модуль Verilog-A
Позволить пользователю выбрать и загрузить обозначенияView AllПоказать всёShow the whole pageПоказать всю страницуView All
Shows the whole page contentПоказать всё
Просмотр содержимого всей страницыZoom to selectionПриблизить к выделениюZZZoom to selected componentsПриблизить к выбранным компонентамZoom to selection
Zoom to selected componentsПриблизить к выделению
Приблизить к выбранным компонентамView 1:1Масштаб 1:1Views without magnificationПросмотр без увеличенияView 1:1
Shows the page content without magnificationМасштаб 1:1
Показывает содержимое страницы без увеличенияZoom inУвеличить масштабZooms into the current viewУвеличивает текущее изображениеZoom in
Zooms the current viewУвеличить масштаб
Увеличивает текущее изображениеZoom outУменьшить масштабZooms out the current viewУменьшает текущее изображениеZoom out
Zooms out the current viewУменьшить масштаб
Уменьшает текущее изображениеSelectВыделитьActivate select modeАктивировать режим выделенияSelect
Activates select modeВыделить
Активирует режим выделенияSelect AllВыделить всеCtrl+ACtrl+ASelects all elementsВыделяет все элементыSelect All
Selects all elements of the documentВыделить все
Выделяет все элементы документаSelect MarkersВыбрать маркерыCtrl+Shift+MCtrl+Shift+MSelects all markersВыбирает все маркерыSelect Markers
Selects all diagram markers of the documentВыбрать маркеры
Выбирает все диаграммные маркеры документаRotateПовернутьCtrl+RCtrl+RRotates the selected component by 90�Поворачивает выделенный компонент на 90�Rotate
Rotates the selected component by 90� counter-clockwiseПовернуть
Поворачивает выделенный компонент на 90� против часовой стрелкиCtrl+WCtrl+WPower combiningСуммирование мощностиCtrl+7Ctrl+7Starts QucsPowerCombiningЗапускается QucsPowerCombiningPower combining
Starts power combining calculation programСуммирование мощности
Запускает программу расчёта суммирования мощностиData files converterКонвертер файлов данныхCtrl+8Ctrl+8RF LayoutРЧ-макетCtrl+9Ctrl+9Starts Qucs-RFLayoutЗапускает Qucs-RFLayoutView Data Display/Schematic
Changes to data display or schematic pageПросмотр данных/схемы
Переход между просмотром данных или схемыSet Diagram LimitsУстановить пределы диаграммыPick the diagram limits using the mouse. Right click for default.Укажите границы диаграммы с помощью мыши. Щелкните правой кнопкой мыши по умолчанию.Set Diagram Limits
Pick the diagram limits using the mouse. Right click for default.Установить пределы диаграммы
Укажите пределы диаграммы с помощью мыши. Правый клик по умолчанию.Reset Diagram LimitsСбросить пределы диаграммыCtrl+Shift+ECtrl+Shift+EResets the limits for all axis to auto.Сбрасывает пределы для всех осей на автоматические.Reset Diagram Limits
Resets the limits for all axis to auto.Сбросить пределы диаграммы
Сбрасывает пределы для всех осей на автоматические.Simulators Settings...Настройка симуляторов...&About Qucs-S...&О программе Qucs-S...Rotates the selected component by 90°Поворачивает выделенный компонент на 90°Rotate
Rotates the selected component by 90° counter-clockwiseПовернуть
Поворачивает выделенный компонент на 90° против часовой стрелкиMirror about X AxisРазвернуть по оси XCtrl+JCtrl+JMirrors the selected item about X AxisПоворачивает выделенный объект относительно оси X(зеркально)Mirror about X Axis
Mirrors the selected item about X AxisРазвернуть относительно оси X
Поворачивает выделенный объект относительно оси X(зеркально)Mirror about Y AxisРазвернуть по оси YCtrl+MCtrl+MMirrors the selected item about Y AxisПоворачивает выделенный объект относительно оси Y(зеркально)Mirror about Y Axis
Mirrors the selected item about Y AxisРазвернуть относительно оси Y
Поворачивает выделенный объект относительно оси Y(зеркально)Go into SubcircuitВойти в подсхемуCtrl+ICtrl+IGoes inside the selected subcircuitПереходит внутрь выделенной подсхемыGo into Subcircuit
Goes inside the selected subcircuitВойти в подсхему
Переходит внутрь выделенной подсхемыPop outВыйтиCtrl+HCtrl+HPop outside subcircuitВыйти из подсхемыPop out
Goes up one hierarchy level, i.e. leaves subcircuitВыйти
Поднимает на один уровень иерархии вверх, т. е. покидает подсхемуDeactivate/ActivateДеактивировать/АктивироватьCtrl+DCtrl+DDeactivate/Activate selected componentsВыключить/Включить выделенные компонентыDeactivate/Activate
Deactivate/Activate the selected componentsВыключить/Включить
Выключить/Включить выделенные компонентыInsert EquationВставить уравнениеCtrl+<Ctrl+<Inserts an equationВставляет уравнениеInsert Equation
Inserts a user defined equationВставить уравнение
Вставляет определённое пользователем уравнениеInsert GroundВставить землюCtrl+GCtrl+GInserts a ground symbolВставляет обозначение землиInsert Ground
Inserts a ground symbolВставить землю
Вставляет обозначение землиInsert PortВставить выводInserts a port symbolВставляет обозначение выводаInsert Port
Inserts a port symbolВставить вывод
Вставляет обозначение выводаWireПроводникCtrl+ECtrl+EInserts a wireВставляет проводникWire
Inserts a wireПроводник
Вставляет проводникWire LabelМетка проводникаCtrl+LCtrl+LInserts a wire or pin labelВставляет метку проводника или выводаWire Label
Inserts a wire or pin labelМетка проводника
Вставляет метку проводника или выводаVHDL entityОбъект VHDLCtrl+SpaceCtrl+пробелInserts skeleton of VHDL entityВставляет каркас объекта VHDLVHDL entity
Inserts the skeleton of a VHDL entityОбъект VHDL
Вставляет каркас объекта VHDLText EditorТекстовый редакторCtrl+1Ctrl+1Starts the Qucs text editorЗапускает текстовый редактор QucsText editor
Starts the Qucs text editorТекстовый редактор
Запускает текстовый редактор QucsFilter synthesisСинтез фильтровCtrl+2Ctrl+2Starts QucsFilterЗапускает программу QucsFilterFilter synthesis
Starts QucsFilterСинтез фильтров
Запускает программу QucsFilterActive filter synthesisСинтез активных фильтровCtrl+3Ctrl+3Starts QucsActiveFilterЗапускается QucsActiveFilterActive filter synthesis
Starts QucsActiveFilterСинтез активных фильтров
Запускает программу QucsActiveFilterLine calculationРасчёт линииCtrl+4Ctrl+4Starts QucsTransЗапускает программу QucsTransLine calculation
Starts transmission line calculatorРасчёт линии
Запускает программу расчёта линии передачиComponent LibraryБиблиотека компонентовStarts QucsLibЗапускает QucsLibComponent Library
Starts component library programБиблиотека компонентов
Запускает программу ведения библиотеки компонентовMatching CircuitСогласованная цепьCtrl+5Ctrl+5Creates Matching CircuitСоздаёт согласованную сетьMatching Circuit
Dialog for Creating Matching CircuitСогласованная цепь
Диалог создания согласованной цепиAttenuator synthesisСинтез аттенюатораCtrl+6Ctrl+6Starts QucsAttenuatorЗапускает QucsAttenuatorAttenuator synthesis
Starts attenuator calculation programСинтез аттеньюатора
Запускает программу расчёта аттенюатораResistor color codesЦветовые коды резисторовStarts Qucs resistor color codesЗапускает Qucs цветовые коды резисторовResistor color codes
Starts standard resistor color code computation programЦветовые коды резисторов
Запуск стандартной программы расчёта цветовой маркировки резисторовSimulateМоделироватьSimulates the current schematicМоделирует текущую схемуSimulate
Simulates the current schematicМоделировать
Моделирует текущую схемуView Data Display/SchematicПросмотр данных/схемыChanges to data display or schematic pageПереход между просмотром данных или схемыView Data Display/Schematic
Просмотр данных/схемы
Calculate DC biasРасчёт рабочей точки по постоянному токуCalculates DC bias and shows itРассчитывает рабочую точку по постоянному току и показывает еёCalculate DC bias
Calculates DC bias and shows itРасчёт рабочей точки по постоянному току
Рассчитывает рабочую точку по постоянному току и показывает еёSave netlistСохранить список цепейSave netlist to fileСохранить список цепей в файлSet Marker on GraphУстановить маркер на диаграммеSets a marker on a diagram's graphУстанавливает маркер на графике диаграммыSet Marker
Sets a marker on a diagram's graphУстановить маркер
Устанавливает маркер на графике диаграммыShow Last MessagesПоказать последние сообщенияShows last simulation messagesПоказывает сообщения последнего моделированияShow Last Messages
Shows the messages of the last simulationПоказать последние сообщения
Показывает сообщения последнего моделированияShow Last NetlistПоказать последнюю схемуShows last simulation netlistПоказывает последнюю смоделированную схемуShow Last Netlist
Shows the netlist of the last simulationПоказать последнюю схему
Показывает последнюю смоделированную схемуSelect default simulatorВыбрать симулятор по умолчаниюBuild Verilog-A module from subcircuitСобрать модуль Verilog-A из подсхемыTool&barПанель &инструментовEnables/disables the toolbarВключает/выключает панель инструментовToolbar
Enables/disables the toolbarПанель инструментов
Включает/выключает панель инструментов&Statusbar&Строка состоянияEnables/disables the statusbarВключает/выключает строку состоянияStatusbar
Enables/disables the statusbarСтрока состояния
Включает/выключает строку состояния&Dock Window&Боковая панельEnables/disables the browse dock windowВключает/выключает боковую панельBrowse Window
Enables/disables the browse dock windowОкно просмотра
Включает/выключает закреплённое окно просмотра&Octave Window&Окно OctaveShows/hides the Octave dock windowПоказывает/скрывает закреплённое окно OctaveOctave Window
Shows/hides the Octave dock windowОкно Octave
Показывает/скрывает закреплённое окно OctaveHelp Index...Содержание справки...Index of Qucs HelpСодержание справки QucsHelp Index
Index of intern Qucs helpСодержание справки
Содержание встроенной справки QucsGetting Started...Быстрый старт...Getting Started with QucsБыстрый старт в QucsGetting Started
Short introduction into QucsБыстрый старт
Краткое введение в Qucs&About Qucs...&О Qucs...About the applicationО программеAbout
About the applicationО
О программеAbout Qt...О Qt...About QtО QtAbout Qt
About Qt by TrolltechО Qt
О Trolltech Qt&File&ФайлOpen RecentОткрыть недавнее&Edit&ПравкаP&ositioningРас&положение&Insert&Вставка&Project&Проект&Tools&ИнструментыCompact modellingКомпактное моделирование&Simulation&Моделирование&View&Вид&Help&Справка&Technical Papers&Технические документыOpen Открыть
Open
Открыть Technical &ReportsТехнические &отчётыT&utorials&УчебникиFileФайлEditПравкаViewВидWorkРаботатьno warningsнет предупрежденийWarnings in last simulation! Press F5Предупреждения в последнем моделировании! Нажмите F5QucsAttenuator&File&Файл&Quit&Выход&Help&Справка&About&О программеAbout Qt...О Qt...TopologyСхемотехникаInputВводAttenuation:Ослабление:Pin:Вывод:Freq:Частота:Put into ClipboardПоместить в буфер обменаR4:R4:Copyright (C) 2024 byCopyright (C) 202411dBдБZin:Zвх:5050OhmОмZout:Zвых:Calculate and put into ClipboardРассчитать и поместить в буфер обменаOutputВыводR1:R1:----R2:R2:R3:R3:Result:Результат:Qucs Attenuator HelpСправка Qucs по аттенюаторуQucsAttenuator is an attenuator synthesis program. To create a attenuator, simply enter all the input parameters and press the calculation button. Immediately, the schematic of the attenuator is calculated and put into the clipboard. Now go to Qucs, open an schematic and press CTRL-V (paste from clipboard). The attenuator schematic can now be inserted. Have lots of fun!QucsAttenuator — это программа синтеза аттенюаторов. Для создания аттенюатора нужно просто ввести все входные параметры и нажать кнопку расчёта. Сразу после этого схема аттенюатора рассчитывается и помещается в буфер обмена. Теперь нужно перейти в Qucs, открыть документ схемы и нажать CTRL-V (вставить из буфера обмена). Схема аттенюатра теперь может быть вставлена. Удачи!QucsAttenuator is an attenuator synthesis program. To create a attenuator, simply enter all the input parameters and press the calculation button. Immediatly, the schematic of the attenuator is calculated and put into the clipboard. Now go to Qucs, open an schematic and press CTRL-V (paste from clipboard). The attenuator schematic can now be inserted. Have lots of fun!QucsAttenuator - это программа синтеза аттенюаторов. Для создания аттенюатора нужно просто ввести все входные параметры и нажать кнопку расчёта. Сразу после этого схема аттенюатора рассчитывается и помещается в буфер обмена. Теперь нужно перейти в Qucs, открыть документ схемы и нажать CTRL-V (вставить из буфера обмена). Схема аттенюатра теперь может быть вставлена. Удачи!About QtО QtAbout...О...
Attenuator synthesis program
Программа синтеза аттенюатора
Copyright (C) 2006 byCopyright (C) 2006Success!Успешно!Error: Set Attenuation less than %1 dBОшибка: Установите ослабление меньше чем %1 дБQucsEditFile: Файл:Line: %1 - Column: %2Строка: %1 - Столбец: %2AboutО программеQuitВыходAbout...О...
Very simple text editor for Qucs
Очень простой текстовый редактор для Qucs
Copyright (C) 2004, 2005 by Michael Margraf
Copyright (C) 2004, 2005 Michael Margraf
Enter a FilenameВведите имя файлаEnter a Document NameВведите имя документаErrorОшибкаCannot write file: Невозможно записать файл:Cannot read file: Не удаётся прочитать файл:Closing documentЗакрытие документаThe text contains unsaved changes!
В тексте есть несохранённые изменения!
Do you want to save the changes?Вы хотите сохранить изменения?&Save&Сохранить&Discard&Закрыть без сохранения&CancelО&тменитьQucsFilter&File&ФайлE&xit&Выйти&Help&СправкаHelp...Помощь...&About QucsFilter...&О QucsFilter...About Qt...О Qt...FilterФильтрRealization:Реализация:Filter type:Тип фильтра:Filter class:Класс фильтра:Low passНижних частотHigh passВерхних частотBand passПолосно-пропускающийBand stopПолосно-заграждающийOrder:Порядок:Corner frequency:Частота среза:Stop frequency:Конечная частота:Stop band frequency:Частота режекторного фильтра:Pass band ripple:Пульсации в полосе:Stop band attenuation:Подавление режекторного фильтра:Impedance:Импеданс:Microstrip SubstrateПодложка микрополосковой линииRelative permittivity:Относительная диэлектрическая проницаемость:Substrate height:Высота подложки:metal thickness:Толщина металла:minimum width:минимальная ширина:maximum width:максимальная ширина:Calculate and put into ClipboardРассчитать и поместить в буфер обменаAbout...О...
Filter synthesis program
Программа синтеза фильтра
Copyright (C) 2005, 2006 byCopyright (C) 2005, 2006About QtО QtResult:Результат:ErrorОшибкаStop frequency must be greater than start frequency.Конечная частота должна быть выше начальной.Filter order must not be less than two.Порядок фильтров не должен быть меньше, чем два.Bessel filter order must not be greater than 19.Порядок фильтра Бесселя должен быть не больше 19.SuccessfulOKResult: --Результат: --Start frequency:Начальная частота:Pass band frequency:Частота полосового фильтра:Pass band attenuation:Ослабление полосового фильтра:QucsHelpQucs Help SystemСистема помощи QucsCannot load Help files.Невозможно загрузить файлы помощи.Cannot find:
Не могу найти:
Setting QUCSDIR variable might be necessary.Может быть необходимой установка переменной QUCSDIR.&Quit&Выход&Back&Назад&Forward&Вперёд&HomeВ &начало&Previous&Предыдущий&Next&Следующий&Table of Contents&ОглавлениеEnables/disables the table of contentsВключает/выключает оглавлениеTable of Contents
Enables/disables the table of contentsОглавление
Включает/выключает оглавление&About Qt&О Qt&File&Файл&View&Вид&Help&СправкаContentsСодержаниеHomeВ началоQucsLib&File&ФайлManage User &Libraries...&Управление пользовательскими библиотеками...&Quit&Выход&Help&СправкаAboutО программеComponent SelectionВыбор компонентаSearch Lib ComponentsПоиск библиотечных компонентовClearОчиститьComponentКомпонентCopy to clipboardСкопировать в буфер обменаShow ModelПоказать модельAbout...О...Library Manager for Qucs
Менеджер библиотек для Qucs
Copyright (C) 2011-2015 Qucs Team
Copyright (C) 2011-2015 Команда Qucs
Copyright (C) 2005 by Michael Margraf
Copyright (C) 2005 Michael Margraf
QucsLib HelpСправка по библиотекам QucsQucsLib is a program to manage Qucs component libraries. On the left side of the application window the available libraries can be browsed to find the wanted component. By clicking on the component name its description can be seen on the right side. The selected component is transported to the Qucs application by clicking on the button "Copy to Clipboard". Being back in the schematic window the component can be inserted by pressing CTRL-V (paste from clipboard).QucsLib - это программа для управления библиотеками компонентов Qucs. В левой стороне окна программы можно просматривать имеющиеся библиотеки, находя нужный компонент. Щелчком левой кнопки мыши на имени компонента можно получить его описание в правой стороне окна. Выделенный компонент можно перенести в программу Qucs нажатием кнопки "Скопировать в буфер обмена". Если вернуться назад в окно редактирования схемы, то этот компонент может быть вставлен нажатием CTRL-V (вставка из буфера обмена).A more comfortable way: The component can also be placed onto the schematic by using Drag n'Drop.Более удобный способ: Компонент также может быть вставлен в схему с помощью перетаскивания.ModelМодельSearch resultsРезультаты поискаErrorОшибкаCannot open "%1".Не удаётся открыть "%1".Library is corrupt.Библиотека повреждена.QucsPowerCombiningToolReady! Use CTRL+V to paste the schematicГотово! Воспользуйтесь CTRL+V для вставки схемыError! The network could not be generatedОшибка! Не удалось создать сетьBagleyБейглиTree combinerДревовидный объединительQucsSettingsDialogEdit Qucs PropertiesНастройки QucsFont (set after reload):Шрифт (вступит в действие после перезагрузки):Large font size:Крупный размер шрифта:Document Background Color:Цвет фона документа:Language (set after reload):Язык (вступит в действие после перезагрузки):system languageсистемный языкEnglishАнглийскийGermanНемецкийFrenchФранцузскийSpanishИспанскийItalianИтальянскийPolishПольскийRomanianРумынскийJapaneseЯпонскийSwedishШведскийHungarianВенгерскийHebrewИвритPortuguese-BRПортугальский (Бразилия)Portuguese-PTПортугальский (Португалия)TurkishТурецкийUkrainianУкраинскийRussianРусскийCzechЧешскийCatalanКаталанскийArabicАрабскийChineseКитайскийSchematic font (set after reload):Шрифт схемы (устанавливается после перезагрузки):Application font (set after reload):Шрифт приложения (устанавливается после перезагрузки):Text document font (set after reload):Шрифт текстового документа (устанавливается после перезагрузки):KazakhКазахскийMaximum undo operations:Максимум операций отмены:Text editor:Текстовый редактор:Set to qucs, qucsedit or the path to your favorite text editor.Установите qucs, qucsedit или путь к вашему любимому текстовому редактору.Start wiring when clicking open node:Начать новый проводник по щелчку на открытом узле:Load documents from future versions:Загрузить документы из будущих версий:Try to load also documents created with newer versions of Qucs.Попробуйте также загрузить документы, созданные в более новых версиях Qucs.Draw diagrams with anti-aliasing feature:Нарисовать диаграммы с функцией сглаживания:Use anti-aliasing for graphs for a smoother appereance.Используйте сглаживание для графов для более гладкого внешнего вида.Draw text with anti-aliasing feature:Нарисовать текст с функцией сглаживания:Use anti-aliasing for text for a smoother appereance.Используйте сглаживание для текста для более гладкого внешнего вида.Use anti-aliasing for graphs for a smoother appearance.Использовать сглаживание для графиков для улучшения внешнего вида.Use anti-aliasing for text for a smoother appearance.Использовать сглаживание для текста для улучшения внешнего вида.Show trace name prefix on diagrams:Показывать префикс имени трассировки на диаграммах:Show prefixes for trace names on diagrams like "ngspice/"Показывать префиксы для имён трассировки на диаграммах (например, «ngspice/»)Panel icons theme (set after reload):Тема значков панели (устанавливается после перезагрузки):Components icons theme (set after reload):Тема значков компонентов (устанавливается после перезагрузки):SettingsНастройкиGrid Color (set after reload):Цвет сетки (устанавливается после перезагрузки):Default graph line thickness:Толщина линии графика по умолчанию:App Style:Стиль приложения:AppearanceВнешний видColors for Syntax Highlighting:Цвета для подсветки синтаксиса:CommentКомментарийStringСтрокаInteger NumberЦелое числоReal NumberВещественное числоCharacterСимволData Typeтип данныхAttributeАтрибутDirectiveДирективаTaskЗадачаSource Code EditorРедактор исходных текстовRegister filename extensions here in order to
open files with an appropriate program.Зарегистрируйте здесь расширения имён файлов, чтобы они открывались соответствующей программой.SuffixРасширениеProgramПрограммаSuffix:Расширение:Program:Программа:SetПрименитьRemoveУдалитьFile TypesТипы файловEdit the standard paths and external applicationsСтандартные пути и пути к внешним приложениямQucs Home:Начало Qucs:BrowseПросмотрAdmsXml Path:Путь AdmsXml:ASCO Path:Путь ASCO:Octave Path:Путь Octave:OpenVAF Path:Путь OpenVAF:RF Layout Path:Путь к РЧ-макету:Subcircuit Search Path ListСписок путей поиска подсхемыAdd PathДобавить путьAdd Path With SubFoldersДобавить путь с подпапкамиRemove PathУдалить путьLocationsПути к внешним приложениямOKOKApplyПрименитьCancelОтменитьDefault ValuesЗначения по умолчаниюErrorОшибкаThis suffix is already registered!Это расширение уже зарегистрировано!Select the home directoryВыбрать домашний каталогSelect the admsXml bin directoryВыбрать каталог bin для admsXmlSelect the ASCO bin directoryВыбрать каталог bin для ASCOSelect the octave executableВыбрать исполняемый файл OctaveSelect the OpenVAF executableВыбрать исполняемый файл OpenVAFSelect the Qucs-RFLayout executableВыбрать исполняемый файл Qucs-RFLayoutSelect the octave bin directoryВыбрать каталог bin для OctaveSelect a directoryВыбрать каталогQucsTranscalc&File&Файл&Load&ЗагрузитьCtrl+LCtrl+L&Save&СохранитьCtrl+SCtrl+S&Options&ПараметрыCtrl+OCtrl+O&Quit&Выход&Execute&Выполнение&Copy to Clipboard&Скопировать в буфер обмена&Analyze&Анализ&Synthesize&Синтезировать&Help&СправкаAboutО программеTransmission Line TypeТип линии передачиMicrostrip LineМикрополосковая линияCoplanar WaveguideКопланарный волноводGrounded CoplanarЗаземлённый копланарRectangular WaveguideПрямоугольный волноводCoaxial LineКоаксиальная линияCoupled MicrostripСвязанная микрополосковая линияStriplineПолосковая линияSubstrate ParametersПараметры подложкиComponent ParametersПараметры компонентаPhysical ParametersФизические параметрыAnalyzeАнализироватьDerive Electrical ParametersРасчёт электрических параметровSynthesizeСинтезироватьCompute Physical ParametersРасчёт физических параметровElectrical ParametersЭлектрические параметрыCalculated ResultsРассчитанные результатыReady.Готово.ErEffЭффективная ErConductor LossesПотери в проводникеDielectric LossesПотери в диэлектрикеSkin DepthТолщина скин-слояTE-ModesПоперечно-электрические модыTM-ModesПоперечно-магнитные модыErEff EvenЭффективная Er для чётной модыErEff OddЭффективная Er для нечётной модыConductor Losses EvenОмические потери для чётной модыConductor Losses OddОмические потери для нечётной модыDielectric Losses EvenДиэлектрические потери для чётной модыDielectric Losses OddДиэлектрические потери для нечётной модыRelative PermittivityОтносительная диэлектрическая проницаемостьRelative PermeabilityОтносительная проницаемостьHeight of SubstrateВысота подложкиHeight of Box TopВысота крышкиStrip ThicknessТолщина полоскиStrip ConductivityПроводимость полоскиDielectric Loss TangentТангенс угла диэлектрических потерьConductor RoughnessШероховатость проводникаFrequencyЧастотаLine WidthТолщина линииLine LengthДлина линииCharacteristic ImpedanceХарактеристическое полное сопротивлениеElectrical LengthЭлектрическая длинаGap WidthШирина зазораConductivity of MetalПроводимость металлаMagnetic Loss TangentТангенс угла магнитных потерьWidth of WaveguideШирина волноводаHeight of WaveguideВысота волноводаWaveguide LengthДлина волноводаInner DiameterВнутренний диаметрOuter DiameterНаружный диаметрLengthДлинаEven-Mode ImpedanceПолное сопротивление для чётной модыOdd-Mode ImpedanceПолное сопротивление для нечётной модыConductor thicknessТолщина проводникаSubstrate heightВысота подложкиWidthШиринаSelected for CalculationВыбрано для вычисленияCheck item for CalculationПроверьте элемент для расчётаAbout...О...Transmission Line Calculator for Qucs
Калькулятор линий передачи для Qucs
Copyright (C) 2001 by Gopal Narayanan
Copyright (C) 2001 Gopal Narayanan
Copyright (C) 2002 by Claudio Girardi
Copyright (C) 2002 Claudio Girardi
Copyright (C) 2005 by Stefan Jahn
Copyright (C) 2005 Stefan Jahn
Copyright (C) 2008 by Michael Margraf
Copyright (C) 2008 Michael Margraf
Values are consistent.Значения согласуются.Failed to converge!Не сходятся!Values are inconsistent.Значения не согласуются.Loading file...Загрузка файла...Enter a FilenameВведите имя файлаTranscalc FileФайл Transcalc'аErrorОшибкаCannot load file:Невозможно загрузить файл:Loading aborted.Загрузка прервана.Saving file...Сохранение файла...Cannot save file:Невозможно сохранить файл:Saving aborted.Сохранение прервано.Schematic copied into clipboard.Схема скопирована в буфер обмена.Transmission line type not available.Тип линии передачи не доступен.Qucs_S_SPAR_Viewer&File&Файл&Quit&Выход&Open session file&Открыть файл сеанса&Save session as ...&Cохранить сеанс как...&Save session&Cохранить сеанс&Help&Справка&About&О программеAbout Qt...О Qt...Qucs-S S-parameter HelpПомощь по S-параметрам Qucs-SThis is a simple viewer for S-parameter data.
It can show several .snp files at a time in the same diagram. Trace markers can also be added so that the user can read the trace value at at an specific frequency.Это простой просмотрщик данных S-параметров.
Он может отображать несколько файлов .snp одновременно на одной диаграмме. Также можно добавлять маркеры трассировки, чтобы пользователь мог считывать значение трассировки на определенной частоте.About QtО QtAbout...О...
Copyright (C) 2024 by
Copyright (C) 2024S-Parameter Files (*.s1p *.s2p *.s3p *.s4p);;All Files (*.*)Файлы S-параметров (*.s1p *.s2p *.s3p *.s4p);;Все файлы (*.*)WarningПредупреждениеThis file is already in the dataset.Этот файл уже есть в наборе данных.This trace is already shownЭта трассировка уже показанаThe display contains no traces.Экран не содержит трассировок.ErrorОшибкаNothing to save: No data was loaded.Нечего сохранять: данные не загружены.Save sessionCохранить сеансQucs-S snp viewer session (*.spar);Сеанс просмотра Qucs-S snp (*.spar);Open S-parameter Viewer SessionОткрыть сеанс просмотра S-параметровSaveDialogSave the modified filesСохранить изменённые файлыSelect files to be savedВыбор файлов для сохраненияModified FilesИзменённые файлыAbort ClosingПрервать закрытиеDon't SaveНе сохранятьSave SelectedСохранить выделенноеUntitledБез названияSchematicTitleНазваниеDrawn By:Чертил:Date:Дата:Revision:Версия:Edit TextРедактировать текстEdits the TextРедактирует текстEdit Text
Edits the text fileРедактировать текст
Редактируется текстовый файлEdit SchematicИзменить схемуEdits the schematicПравка схемыEdit Schematic
Edits the schematicИзменить схему
Правка схемыEdit Circuit SymbolИзменить обозначение схемыEdits the symbol for this schematicПравка обозначения для этой схемыEdit Circuit Symbol
Edits the symbol for this schematicИзменить обозначение схемы
Правка обозначения для этой схемыgenericобобщённыйErrorОшибкаProgram admsXml not found: %1
Set the admsXml location on the application settings.Программа admsXml не найдена: %1
Установите расположение admsXml в настройках программы.StatusСтатусNetlist errorОшибка списка цепейS2Spice warningS2Spice предупреждениеERROR: Cannot create library file "%s".ОШИБКА: Не удаётся создать библиотечный файл "%s".SearchDialogDialogДиалогText to search forНайтиText to replace withЗаменить наAsk before replacingСпрашивать перед заменойCase sensitiveУчитывать регистрWhole words onlyТолько полные словаSearch backwardsОбратный поискNextСледующийCloseЗакрытьReplace TextЗаменить текстSearch TextНайти текстSettingsDialogEdit File PropertiesИзменить свойства файлаData Set:Набор данных:BrowseПросмотрData Display:Просмотр данных:open data display after simulationоткрыть просмотр данных после моделированияOctave Script:Скрипт Octave:run script after simulationвыполнить скрипт после моделированияSimulationМоделированиеshow Gridпоказывать сеткуhorizontal Grid:горизонтальная сетка:vertical Grid:вертикальная сетка:GridСеткаno Frameбез рамкиDIN A5 landscapeA5 ландшафтDIN A5 portraitA5 портретDIN A4 landscapeA4 ландшафтDIN A4 portraitA4 портретDIN A3 landscapeA3 ландшафтDIN A3 portraitA3 портретLetter landscapeLetter ландшафтLetter portraitLetter портретFrameРамкаOKOKApplyПрименитьCancelОтменитьSimMessageQucs Simulation MessagesСообщения моделирования QucsProgress:Прогресс:Errors and Warnings:Ошибки и предупреждения:Goto display pageПерейти на страницу просмотраAbort simulationПрервать моделированиеStarting new simulation on %1 at %2Начало нового моделирования в %1 в %2creating netlist... создание схемы... ErrorОшибкаCannot read netlist!Невозможно прочитать список цепей!ERROR: Simulator is still running!ОШИБКА: Симулятор всё ещё запущен!ERROR: Cannot write netlist file!ОШИБКА: Невозможно записать файл списка цепей!ERROR: Cannot simulate a text file!ОШИБКА: Нельзя моделировать текстовый файл!ERROR: Cannot open SPICE file "%1".ОШИБКА: Не удаётся открыть SPICE-файл "%1".SIM ERROR: Cannot start QucsConv!ОШИБКА SIM: Не удаётся запустить QucsConv!done.
готово.
ERROR: Cannot create VHDL directory "%1"!ОШИБКА: Не удаётся создать VHDL каталог "%1"!ERROR: Cannot create "%1"!ОШИБКА: Не удаётся создать "%1"!ERROR: Cannot start ОШИБКА: Невозможно запустить Starting Запуск ERROR: Simulator crashed!ОШИБКА: Симулятор потерпел крах!Please report this error to qucs-bugs@lists.sourceforge.netПожалуйста, сообщите об этой ошибке на qucs-bugs@lists.sourceforge.netClose windowЗакрыть окноSimulation ended on %1 at %2Моделирование закончено в %1 в %2Ready.Готово.Errors occurred during simulation on %1 at %2Произошли ошибки во время моделирования в %1 в %2Aborted.Прервано.Output:
-------Выход:
-------Errors and Warnings:
--------------------Ошибки и предупреждения:
--------------------Simulation aborted by the user!Моделирование прервано пользователем!SimSettingsDialogDefault simulatorСимулятор по умолчаниюNgspice executable locationРасположение исполняемого файла NgspiceXyce executable locationРасположение исполняемого файла XyceXyce Parallel executable location (openMPI installed required)Расположение исполняемого файла Xyce Parallel (необходима установка openMPI)SpiceOpus executable locationРасположение исполняемого файла SpiceOpusQucsator executable locationРасположение исполняемого файла QucsatorNumber of processors in a system:Количество процессоров в системе:Directory to store netlist and simulator outputКаталог для сохранения выходных файлов списка цепей и симулятораExtra simulator parametersДополнительные параметры симулятораApply changesПрименить измененияCancelОтменитьSelect ...Выбрать…Ngspice compatibility modeРежим совместимости NgspiceNgspice CLI parametersПараметры CLI NgspiceXyce CLI parametersПараметры CLI XyceSpiceOpus CLI parametersПараметры CLI SpiceOpusSPICE settingsПараметры SPICEQucsator settingsПараметры QucsatorSetup simulators executable locationНастройки путей к симуляторамSimulator settingsПараметры симулятораDefault simulator engine was changed!
Please restart Qucs to affect changes!Движок симулятора по умолчанию был изменён!
Перезапустите Qucs, чтобы применить изменения!Select Ngspice executable locationВыбрать расположение исполняемого файла NgspiceSelect Xyce executable locationВыбрать расположение исполняемого файла XyceSelect Xyce Parallel executable locationВыбрать расположение исполняемого файла Xyce ParallelSelect SpiceOpus executable locationВыбрать расположение исполняемого файла SpiceOpusSelect Qucsator executable locationВыбрать расположение исполняемого файла QucsatorSelect directory to store netlist and simulator outputВыбрать каталог для сохранения выходных файлов списка цепей и симулятораSpiceDialogEdit SPICE Component PropertiesИзменить свойства компонента SPICEName:Имя:BrowseПросмотрFile:Файл:Set SPICE parameters string as a plain text.
Example:
V0=1.0 I0=2.0Установите строку параметров SPICE как обычный текст.
Пример:
V0=1.0 I0=2.0ShowПоказатьSPICE parameters:Параметры SPICE:show file name in schematicпоказать имя файла в схемеEditПравкаinclude SPICE simulationsвключить моделирования SPICEpreprocessorпрепроцессорSPICE net nodes:Узлы цепей SPICE:Component ports:Подсоединения компонента:Add >>Добавить >><< Remove<< УдалитьOKOKApplyПрименитьCancelОтменитьSelect a fileВыбор файлаSPICE netlistсписок цепей SPICEAll FilesВсе файлыInfoИнформацияPreprocessing SPICE file "%1".Предварительная обработка SPICE-файла "%1".ErrorОшибкаCannot save preprocessed SPICE file "%1".Не удаётся сохранить предобработанный SPICE-файл "%1".Cannot execute "%1".Не удаётся выполнить "%1".SPICE Preprocessor ErrorОшибка препроцессора SPICEConverting SPICE file "%1".Преобразование SPICE-файла "%1".QucsConv ErrorОшибка QucsConvSpiceFileConverting SPICE file "%1".Преобразование SPICE-файла "%1".SpiceLibCompDialogOpenОткрытьAutomatic symbolАвтоматический символSymbol from templateСимвол из шаблонаSymbol from fileСимвол из файлаShowПоказатьOKOKApplyПрименитьCancelОтменитьNo symbol files found at the following path:
По следующему пути не найдено ни одного файла символов:
Check you installation!
Проверьте установку!
SPICE modelМодель SPICEEdit SPICE library deviceИзменить устройство библиотеки SPICEFailed open file: Не удаётся открыть файл: SPICE library parse error.
No SUBCKT directive found in library Ошибка анализа библиотеки SPICE.
В библиотеке не найдена директива SUBCKT SPICE library parse errorОшибка анализа библиотеки SPICEErrorОшибкаFailed to open file: Не удаётся открыть файл: No symbol loadedСимвол не загруженFailed to load symbol file!Не удаётся загрузить символьный файл!Open SPICE libraryОткрыть библиотеку SPICESPICE files (*.cir +.ckt *.sp *.lib)Файлы SPICE (*.cir +.ckt *.sp *.lib)Open symbol fileОткрыть символьный файлSchematic symbol (*.sym)Схемное обозначение (*.sym)WarningПредупреждениеAll pins must be assignedНеобходимо назначить все выводыSet a valid symbol file nameУкажите корректное имя символьного файлаThere were library file parse error! Cannot apply changes.Ошибка анализа файла библиотеки! Невозможно применить изменения.SweepDialogBias PointsРабочие точкиCloseЗакрытьSymbolWidgetSymbol:Обозначение:! Drag n'Drop me !! Перетащи меня !Warning: Symbol '%1' missing in Qucs Library.
Drag and Drop may still work.
Please contact the developers.Внимание: символ «%1» отсутствует в библиотеке Qucs.
Перетаскивание все еще может работать.
Просьба обратиться к разработчикам.ErrorОшибкаCannot open "%1".Не удалось открыть «%1».Library is corrupt.Библиотека повреждена.TextBoxDialogComponent: Компонент: ApplyПрименитьCancelОтменитьOKOKEditorРедакторTextDocEdit Text SymbolИзменить обозначение текстаEdits the symbol for this text documentПравит обозначение для этого текстового документаEdit Text Symbol
Edits the symbol for this text documentПравить обозначение текста
Правит обозначение для этого текстового документаVHDL entityОбъект VHDLInserts skeleton of VHDL entityВставляет каркас объекта VHDLVHDL entity
Inserts the skeleton of a VHDL entityОбъект VHDL
Вставляет каркас объекта VHDLVerilog moduleМодуль VerilogInserts skeleton of Verilog moduleВставляет каркас модуля VerilogVerilog module
Inserts the skeleton of a Verilog moduleМодуль Verilog
Вставляет каркас модуля VerilogOctave functionФункция OctaveInserts skeleton of Octave functionВставляет каркас функции OctaveOctave function
Inserts the skeleton of a Octave functionФункция Octave
Вставляет каркас функции OctaveFind...Найти...Cannot find target: %1Не могу найти цель %1Replace...Заменить...Replace occurrence ?Заменить вхождение?TransferFuncDialogDefine filter transfer functionОпределение фильтра передаточной функцииNumerator b[i]=Числитель b[i]=Denominator a[i]=Делитель a[i]=a[i]a[i]b[i]b[i]AcceptПрименитьCancelОтменитьTunerDialogTunerТюнерCloseЗакрытьUpdate ValuesОбновить значенияReset ValuesСбросить значенияPlease select a component to tuneВыберите компонент для тюнингаAdd componentДобавить компонентAdding components from different schematics is not supported!Добавление компонентов из разных схем не поддерживается!VASettingsDialogDocument SettingsНастройки документаCode Creation SettingsНастройки создания кодаBrowseПросмотрOutput file:Выходной файл:RecreateПересоздатьIcon description:Описание значка:Description:Описание:unspecified deviceнеопределённая модельNPN/PNP polarityПолярность NPN/PNPNMOS/PMOS polarityПолярность NМОП/PМОПanalog onlyтолько аналоговыйdigital onlyтолько цифровойbothобаOkOKCancelОтменитьPNG filesPNG файлыAny fileЛюбой файлEnter an Icon File NameВведите имя файла иконкиfillFromSpiceDialogInsert .MODEL text hereВставить сюда текст .MODELOKOKCancelОтменитьConvert number notationПреобразовать представление чиселImport SPICE modelИмпортировать модель SPICENo .MODEL directive foundДиректива .MODEL не найденаDevice type doesn't match the model type.
Тип устройства не соответствует типу модели.
Model found: Обнаруженная модель: Models expected: Ожидаемые модели: SPICE model parse errorОшибка анализа модели SPICESubcircuit model (.SUBCKT) found
Modelcard (.MODEL) expectedОбнаружена модель-подсхема (.SUBCKT)
Ожидалась карточка модели (.MODEL)Model LEVEL=%1 is not allowed for unified MOS device
Use red SPICE device from Microelectronics group
Allowed LEVELS are: 1,2,3,4,5,6,9Модель со значением LEVEL=%1 нельзя использовать для единого МОП-устройства
Используйте красное SPICE-устройство из группы "Микроэлектроника"
Допустимые значения LEVEL: 1,2,3,4,5,6,9ErrorОшибкаmaindisplay this help and exitотобразить эту справку и выйтиconvert Qucs schematic into netlistпреобразовать схему Qucs в список соединенийprint Qucs schematic to file (eps needs inkscape)распечатать схему Qucs в файл (для eps нужен inkscape)set print page size (default A4)установить размер страницы печати (по умолчанию A4)set dpi value (default 96)установить значение dpi (по умолчанию 96)set color mode (default RGB)установить цветовой режим (по умолчанию RGB)set orientation (default portraid)установить ориентацию (по умолчанию портретная)use file as input schematicиспользовать файл как входную схемуuse file as output netlistиспользовать файл как выходной список соединенийcreate Ngspice netlistсоздать список соединений Ngspicecreate CDL netlistсоздать список соединений CDLXyce netlistСписок соединений Xyceexecute Ngspice/Xyce immediatelyнемедленно выполнить Ngspice/Xycecreate component icons under ./bitmaps_generatedсоздать значки компонентов в ./bitmaps_generateddump data for documentation:
* file with of categories: categories.txt
* one directory per category (e.g. ./lumped
components/)
- CSV file with component data
([comp#]_data.csv)
- CSV file with component properties.
([comp#]_props.csv)дамп данных для документации:
* файл с категориями: categories.txt
* один каталог на категорию (например, ./lumped
components/)
- CSV-файл с данными компонентов
([comp#]_data.csv)
- CSV-файл со свойствами компонентов.
([comp#]_props.csv)list component entry formats for schematic and netlistформаты записи компонентов списка для схемы и списка соединенийwrite netlist to consoleзаписать список соединений на консольtunerElementMax.:Макс.:Min.:Мин.:Val.:Знач.:StepШагERRORОШИБКАEntered step is not correctВведенный шаг некорректенValue not correctЗначение некорректно